9位100 MSPS流水线结构AD转换器设计.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
9位100 MSPS流水线结构AD转换器设计

9位100 MSPS流水线结构AD转换器设计   摘 要: 提出一种采用三级流水线型结构的9位100 MSPS折叠式A/D转换器,具体分析了其内部结构。电路使用??0.6 μm?? Bipolar工艺实现, 由5 V/3.3 V双电源供电, 经优化设计后, 实现了9位精度,100 MSPS的转换速度,功耗为??650 mW,??差分输入范围2.2 V。给出了在Cadence Spectre的仿真结果,讨论了流水线A/D转换器设计的关键问题。关键词:流水线结构; A/D转换器; 采样保持电路; Cadence Spectre   中图分类号:TN911-34文献标识码:A   文章编号:1004-373X(2010)22-0005-04      Design of 9-bit 100 MSPS A/D Converter with Pipeline Architecture   SHEN Kai-sheng1, LIU Su1, CHE Hong-rui2, SUO Ya-qin1, ZHANG Guo-bin1   (1. Institute of Microelectronics, Lanzhou University, Lanzhou 730000, China;   2. Chengdu Sino Microelectronics Technology Co. Ltd., Chengdu 610041, China)   Abstract: A 9-bit 100 MSPS folding A/D converter with three-stage pipeline architecture is presented. Its internal structure is analyzed in detail. The circuit of the converter is implemented by 0.6 μm standard complementary Bipolar process. The 9-bit accuracy, 100 MSPS conversion rate were achieved after the optimization design. The circuit has a power dissipation of 650 mW at 5 V/3.3 V dual supply voltage. The differential input range of ADC is 2.2 V. The simulation results in Cadence spectre are offered. The key of the design for A/D converter with pipeline architecture is discussed. Keywords: pipeline structure; A/D converter; T/H circuit; Cadence Spectre      片上系统(SoC)需要在单个硅片上实现模/数混合集成。与数字系统工艺兼容、功耗、面积等指标优化的高性能模/数转换器(Analog to Digital Converters,ADC)是片上系统中非常重要的单元,它实现了模拟电路与数字电路之间的联系。   流水线结构模/数转换器(Pipelined ADC)是一种研究和应用非常广泛的模/数转换器,其结构本身并非属于基本模/数转换器结构,但在精度、速度及功耗方面相对于其他类型都有很大的改进,是高速高精度领域的主要应用类型之一[1]。本文介绍了流水线A/D转换器的基本原理,并构造了一个?┤?级??流水线结构的9位100 MSPS A/D转换器(ADC),采用Zarlink 0.6 μm互补双极工艺模型对电路进行了模拟验证。   1 三级流水线A/D转换器电路设计   使用分级技术是解决高速高分辨率的一种方法。可以使用两级或多级高速、低分辨率子ADC组合起来,形成一个高速高分辨率的流水线ADC[2]。   1.1 三级流水线A/D转换器工作原理   在基本A/D转换结构中,有些具备高速性能,有些具备高精度性能[3],没有能够同时达到高速高精度的要求。流水线ADC的出现在一定程度上解决了这个难题。流水线结构可以在采样速度和转换精度之间取得较好的平衡。图1是三级流水线ADC的结构。   图1 三级流水线A/ D 转换器结构   由图1可知,流水线结构模/数转换器主要是由采样保持器、子ADC、子DAC及减法电路组成。输入模拟信号首先送入第一个采保电路(TH1),TH1的输出信号输出给第一个的子ADC(ADC1

文档评论(0)

189****7685 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档