第四章vhdl设计初步2d.pptxVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第四章vhdl设计初步2d

VHDL的功能和标准 VHDL 描述输入端口输出端口电路的行为和功能VHDL有过两个标准:IEEE Std 1076-1987 (called VHDL 1987)IEEE Std 1076-1993 (called VHDL 1993)4.1 多路选择器VHDL描述4.1.1 2选1多路选择器的VHDL描述【例4-1】ENTITY mux21a IS PORT( a, b : IN BIT ; s : IN BIT; y : OUT BIT ) ;END ENTITY mux21a ;ARCHITECTURE one OF mux21a IS BEGIN y = a WHEN s = 0 ELSE b ;END ARCHITECTURE one ;实体图4-1 mux21a实体结构体图4-2 mux21a结构体5.1.1 2选1多路选择器的VHDL描述【例4-2】 ENTITY mux21a IS PORT ( a, b : IN BIT; s : IN BIT; y : OUT BIT ); END ENTITY mux21a;ARCHITECTURE one OF mux21a IS SIGNAL d,e : BIT; BEGINd = a AND (NOT S) ;e = b AND s ;y = d OR e ; END ARCHITECTURE one ;【例4-3】 . . . ARCHITECTURE one OF mux21a IS BEGIN y = (a AND (NOT s)) OR (b AND s) ; END ARCHITECTURE one;5.1.1 2选1多路选择器的VHDL描述【例4-4】 ENTITY mux21a IS PORT ( a, b, s: IN BIT; y : OUT BIT );END ENTITY mux21a;ARCHITECTURE one OF mux21a IS BEGIN PROCESS (a,b,s) BEGIN IF s = 0 THEN y = a ; ELSE y = b ;END IF; END PROCESS;END ARCHITECTURE one ;4.1.1 2选1多路选择器的VHDL描述图4-3 mux21a功能时序波形4.1.2 VHDL相关语句说明1. 实体表达【例4-5】ENTITY e_name ISPORT ( p_name : port_m data_type; ... p_namei : port_mi data_type );END ENTITY e_name;或:【例4-6】ENTITY e_name ISPORT ( p_name : port_m data_type; ... p_namei : port_mi data_type );END e_name;4.1.2 VHDL相关语句说明2. 实体名3. PORT语句和端口信号名4. 端口模式——数据流动方向INOUTBUFFEROUTIN5. 数据类型BIT4.1.2 VHDL相关语句说明6. 结构体表达【例4-7】ARCHITECTURE arch_name OF e_name IS (说明语句)BEGIN (功能描述语句)END ARCHITECTURE arch_name ;或:【例4-8】ARCHITECTURE arch_name OF e_name IS (说明语句)BEGIN (功能描述语句)END arch_name ;7. 信号传输(赋值)符号和数据比较符号4.1.2 VHDL相关语句说明8. 逻辑操作符AND、OR、NOT9. IF_THEN条件语句10. WHEN_ELSE条件信号赋值语句赋值目标 = 表达式 WHEN 赋值条件 ELSE 表达式 WHEN 赋值条件 ELSE ... 表达式 ;11. PROCESS进程语句和顺序语句12. 文件取名和存盘4.1.3 VHDL设计的基本概念和语句小节实体结构体端口定义端口模式数据类型信号赋值符条件比较符? 延时逻辑操作符IF条件语句并行条件语句进程语句顺序语句并行语句文件取名文件存盘4.2 寄存器描述及其VHDL语言现象4.2.1 D触发器的VHDL描述【例4-9】LIBRARY IEEE ;USE IEEE.STD_LOGIC_1164.ALL ; ENTITY DFF1 IS PORT (CLK : IN STD_LOGIC ; D : IN STD_LOGIC ; Q : OUT STD_LOGIC ); END ; ARCHITECTURE bhv OF DFF1 IS SIGNAL Q1 : STD_

文档评论(0)

peili2018 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档