- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
S线性调频实验总结可以借鉴参考.doc
Xilinx FPGA DDS IP Core 实验总结
、实验平台
硬件环境.? WIN7旗舰版64位 开发软件:ISE Design Suite 14.6 版本 仿真软件:Modelsim SE-64 10.0c 版本 辅助工具:Matlab 2014a版本
、DDS原理
DDS
DDS模块的输出频率是系统工作频率,相位累加器比特数N以及频率控制字K
三者的一个函数,其数学关系如下:
它的频率分辨率,即频率的变化间隔为
2
三、ISE软件中DDS IP Core的调用与配置
新建一个DDS的IP Core以后,第一页如下图:
各个参数的说明如T:
、Configuration Option:配置选项,可选择相位生成器或者正弦余弦逻辑单元, 或者都选上。
、System Clock:指DDS IPCore的工作时钟,这里我选的50MHz。
、Number of Channels:指输出通道数,如果这项的值力N,则每通路的采祥率 为 System Clock 的 1/N。
、Spurious Free Dynamic Range:指的是旁瓣抑制比,其数值为输出数据位宽的
6倍。
、Noise Shaping:指的是噪音抑制功能,当 SFDR (Spurious Free Dynamic Range) 的需求高于80dB时建议开启。
点击“Next”进入FFT IP Core设置的第二页,相关参数如下图:
DDS IP Core的常用端口信号说明如下:
、CLK:输入信号,DDS模块的工作时钟,对DDS输出信号的频率和频率分辨率 有很大的影响。也是IP Core配置界面第一页中的System Clock。
、REG_SELECT:寄存器功能选择信号,当其为0时DATA的数值控制相应通路的 相位偏执,为1时DATA的数值控制相应通路的相位增量。该引脚在输出信号的 频率和相位都为可编程模式时才出现。
、ADDR:输入信号,DDS的通路选择信号,仅在多通路模式卜有用。
、WE:输入信号,写有效控制信号,高有效。只有当WE为高时,DATA端口的 数值才能在System Clock的上升沿时被写入相应的寄存器中。
、DATA:输入信号,时分复用的数据总线,用于配置相位增量寄存器和相位偏 置寄 存器。
、ACLR:输入信号,异步的淸空信号,高有效。当ACLR等于1时,DDS模块内
部的所有寄存器都被清空,RDY信号也会被拉低。
、SCLR:输入信号,同步的清空信号,高有效。当SCLR等于1时,DDS模块内 部的所有寄存器都被清空,RDY信号也会被拉低。
、RDY:输出信号,输出握手信号。当-其?为髙时,标忠输出信号已经准备好。
、CHANNEL:输出信号,输fli通路的下标。用于表明当前时刻输出端为哪一路输 出, 其位宽由通道数决定,仅在多通路模式下有川。
、SINE COSINE:输出信号,用于输出正弦的时间序列和余弦的时间序列。
U!实例练习
U!
实例练习
例1、使用DDSIPCore设计一个单通路采样率为CLK=50MHz,频率为1MHz,精度S在1Hz 以闪(即SS1),且带外抑制比为72dB的正余弦信号发生器,并用ModelSim进行仿真。
巾于DDS的旁瓣抑制满足A/D转换的字长效应,输出波形的位宽每增加1个比特(bit), 其旁瓣抑制比就提升6dB(比如位宽为10比特,芄旁瓣抑制比为60dB>。如果将旁瓣抑制比 看成更广泛的信噪比,则可得到FPGA內部数据位宽的一般结论:FPGA闪部的任何一点信 号,每多用1比特,其信噪比提升6dB。
、由于此题的带外抑制比要求72dB,则其输出位宽力7%=12bit。
、采样率为50MHz,则其System Clock的数值为50MHz。
、输出信号精度要求1Hz,则该核闪部的相位累加器位宽为
N = log2(手):log2(5Q00000Q) = 25.5754
1
N的数值向上取整,得TV二26。
、确定了相位累加器位宽和系统时钟后,根据1MHz计算相位累加器的相位增量:
K=Li!L.2N = 1 姗2 *226 =1342177 fdk 50MHz
、依据上述结果设置IP Core的相关参数,生成IP核,完成整个ISE工程的编译,并 编写测试文件在ModelSim软件中仿真。
仿真结果如下图:
UU211IOIO1X217/
UU211IOIO
1X217/
结果产生了周期为lus(lOOOOOOps),也就是频率为1MHz的正弦和余弦两路信号,符合 最初的设置要求。
例2、使用DDS IP Core没计一个单通路采样率为CLK=50MHz,中心频率为10MHz,精度S 在1Hz以内(即S1),脉冲宽度为lOus,脉冲周期为lOOus,频率线性变化范围为0?20MHz, 且带
原创力文档


文档评论(0)