基于DSP的测试系统的设计与开发-电路与系统专业论文.docxVIP

基于DSP的测试系统的设计与开发-电路与系统专业论文.docx

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
摘要 摘要 摘要 随着电子信息技术和测试技术的发展,为了适应测试系统的快速发展以及稳 定性、可靠性的需求,论文提出一种采用 DSP+FPGA 架构,以 DSP 为主处理器, FPGA 为协处理器,包含模数转换、数模转换、各种常用和专用总线接口(URAT、 CAN 总线、ARINC429 航空总线、USB 总线)、高速大容量存储、数字 IO 和 OC 门、矩阵键盘、LCD 显示等接口的测试系统。论文重点在于 DSP 部分。 论文首先介绍课题的研究背景,分析 DSP 和 FPGA 在嵌入式测试系统中的优 点;提出系统的总体设计方案和具体的硬件设计,包括系统结构框图、系统各个 子模块的设计,系统的供电设计和时钟设计等;介绍 TI 针对 TMS320 系列 DSP 推 出的 DSP/BIOS 实时操作系统,详细介绍 DSP/BIOS 的线程调度和线程同步;设计 了 DSP 和 FPGA 间的接口协议,简要介绍 FPGA 内部的接口设计,重点介绍 DSP 几个重要模块的驱动程序设计和中断设计,并提出加载 DSP/BIOS 操作系统的 DSP 应用程序设计方案;针对 NAND FLASH 大容量存储,介绍 YAFFS 文件系统以及 YAFFS 文件系统在测试系统上的移植和应用;最后,通过一个调度系统各模块协 同工作的实例,说明测试系统的应用程序设计的过程和测试方法,也给出一些模 块单独测试的结果。 关键词:数字信号处理器 测试系统 DSP/BIOS 操作系统 YAFFS 文件系统 Abstract Abstract Abstract Along with the development of electronic information and the testing technology, it is necessary to develop certain testing system to meet its rapid development and the demand of stability and reliability. In this paper, a kind of general test system is introduced, which uses the structure of DSP and FPGA, with DSP as the main processor and FPGA as coprocessor, and the system contain analog-to-digital conversion, digital-analog conversion, a variety of common and special bus interface (URAT, CAN bus, ARINC429 air bus, USB bus), high speed and large capacity storage, digital IO and OC gate, matrix keyboard, LCD display interfaces. DSP part is emphasized on in this paper. Firstly, the research backgrounds of the subject, advantages of DSP and FPGA used in embedded testing system are introduced. This paper presents the overall design of the system and specific hardware design, including the system structure, modules design, system power supply design and clock design. It introduces the DSP/BIOS real-time operating system for TMS320 series DSP which was launched by TI, and analyzes the thread scheduling and thread synchronization of DSP/BIOS in detail. It designs the interface protocol between DSP and FPGA, and introduces the design of FPGA internal interfaces briefly, and then it discuss some important

您可能关注的文档

文档评论(0)

131****9843 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档