- 1、本文档共17页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
EDA原理及应用
实验报告
题目:交通灯控制器
专业:电子信息工程
班级:
姓名:
学号:
设计题目:交通灯控制器
设计目标:
1、?设计一个交通信号灯控制器,由一条主干道和一条支干道汇合成十字路口,在每个入口处设置红、绿、黄三色信号灯,红灯亮禁止通行,绿灯亮允许通行,黄灯亮则给行驶中的车辆有时间停在禁行线外。
2、?红、绿、黄发光二极管作信号灯。
3、?主干道亮绿灯时,支干道亮红灯;支干道亮绿灯时,主干道亮红灯。
4、?主、支干道均有车时,两者交替允许通行,主干道每次放行45秒,支干道每次放行25秒,设立45秒、25秒计时、显示电路。
5、?在每次由绿灯亮到红灯亮的转换过程中,要亮5秒黄灯作为过渡,使行驶中的车辆有时间停到禁行线外,设立5秒计时、显示电路。
设计原理:(含系统总的原理图)
由两个分频器模块,三个计数器模块及它的选择器,一个扫描数码管模块,和一个红绿灯控制模块连接而成。
RTL状态图
设计内容:(含状态转换图、软件流程图、说明文字等,每单独模块的图标和VHDL程序;最后为总体程序框图)
分频器1
LIBRARY IEEE;
USE IEEE.STD_LOGIC_1164.ALL;
USE IEEE.STD_LOGIC_UNSIGNED.ALL;
ENTITY DVF IS
PORT(CLK:IN STD_LOGIC;
--D:IN STD_LOGIC_VECTOR(3 DOWNTO 0);
FOUT:OUT STD_LOGIC);
END;
ARCHITECTURE one OF DVF IS
SIGNAL FULL:STD_LOGIC;
BEGIN
P_REG:PROCESS(CLK)
VARIABLE CNT8:INTEGER RANGEDOWNTO 0;
BEGIN
IF CLKEVENT AND CLK=1 THEN
IF CNT8THEN
CNT8:=0;
FULL=1;
ELSE CNT8:=CNT8+1;
FULL=0;
END IF;
END IF;
END PROCESS P_REG;
P_DIV:PROCESS(FULL)
VARIABLE CNT2:STD_LOGIC;
BEGIN
IF FULLEVENT AND FULL=1 THEN
CNT2:=NOT CNT2;
IF CNT2=1 THEN FOUT=1;ELSE FOUT=0;
END IF;
END IF;
END PROCESS P_DIV;
END;
说明:采用的是48M时钟输入,作为后面的时钟信号。
分频器2
LIBRARY IEEE;
USE IEEE.STD_LOGIC_1164.ALL;
USE IEEE.STD_LOGIC_UNSIGNED.ALL;
ENTITY DVF2 IS
PORT(CLK:IN STD_LOGIC;
--D:IN STD_LOGIC_VECTOR(3 DOWNTO 0);
FOUT:OUT STD_LOGIC);
END;
ARCHITECTURE one OF DVF2 IS
SIGNAL FULL:STD_LOGIC;
BEGIN
P_REG:PROCESS(CLK)
VARIABLE CNT8:INTEGER RANGEDOWNTO 0;
BEGIN
IF CLKEVENT AND CLK=1 THEN
IF CNT8=20000 THEN
CNT8:=0;
FULL=1;
ELSE CNT8:=CNT8+1;
FULL=0;
END IF;
END IF;
END PROCESS P_REG;
P_DIV:PROCESS(FULL)
VARIABLE CNT2:STD_LOGIC;
BEGIN
IF FULLEVENT AND FULL=1 THEN
CNT2:=NOT CNT2;
IF CNT2=1 THEN FOUT=1;ELSE FOUT=0;
END IF;
END IF;
END PROCESS P_DIV;
END;
说明:改变了分频器的大小,这个频率很高,是给扫描数码管模块使用的。
计数器1
LIBRARY IEEE;
USE IEEE.STD_LOGIC_1164.ALL;
USE IEEE.STD_LOGIC_UNSIGNED.ALL;
ENTITY cntn IS
PORT(CLK:IN STD_LOGIC;
CLR:IN STD_LOGIC_vector(2 downto 0);
U:IN STD_LOGIC_VECTOR(2 DOWNTO 0);
A,B:OUT STD_LOGIC_VECTOR(3 DOWNTO 0));
END;
文档评论(0)