网站大量收购独家精品文档,联系QQ:2885784924

数字信号处理技术在软件无线电中的应用.doc

数字信号处理技术在软件无线电中的应用.doc

  1. 1、本文档共7页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数字信号处理技术在软件无线电中的应用 夏 牧 ??? [摘要] :初步探讨了宽带 A/ D变换、数字中频处理和高速 DSP等现代数字信号处理技术在软件无线电中的应用 ,根据器件的技术水平给出了具体的实现框图。 ??? [关键词] :软件无线电 ;数字信号处理 ; A/ D变换 ; DSP;数字下变频 0 引 言? ??? 软件无线电 (Software Radio)是近几年才提出的一种新的无线通信体系结构 ,其基本思想是把硬件作为无线通信的基本平台 ,而把尽可能多的无线通信功能用软件来实现。 从软件无线电的技术实现来看 ,核心是在数字领域通过软件来实现各种无线通信功能。因此 ,决定性的步骤就在于将 A/ D, D/A变换器尽量向射频端靠拢 ,从目前的技术发展水平来看 ,应用宽带或多频段天线 ,将整个中频频段作 A/ D变换 ,中频之后的整个处理都用通用可编程数字器件和软件来实现 ,原理如图 1所示。 ??? 可看出 :这样一个系统中 ,数字信号处理部分是非常关键的 ,这就对高速 A/ D变换器 ,高速 DSP和数字中频处理以及 CPU等从设计到实现等诸环节都提出了很高要求 ,下面分别讨论。 1 A/ D部分 ??? 软件无线电接收的射频信号经射频前端的处理后 ,变成宽带中频信号。从现有的技术和器件水平来看 ,只能在中频对模拟射频信号进行量化处理 ,使之成为数字信号 ,这样一来 ,对 A/ D变换器的要求主要是采样速率和采样位数。 ??? 采样速率主要由信号带宽决定 , 2倍于信号带宽的采样速率只有理论意义 ,一般实用中至少应大于 2 . 5倍的信号带宽。采样速率高 ,会带来额外的信噪比增益 ,参考文献 [1 ]中指出 :SNR =6.0 2 B+1 . 76+1 0 lg(fs/ 2 fmax) ,其中 :fs是采样速率 , B是量化比特位数 , fmax为信号的最高频率。可见在 B一定的情况下 , fs每增加一倍 ,能带来 3 d B的 SNB增益。当然 fs也不能太高 ,因为还必须考虑到采样后系统和 A/ D变换器的处理能力。 A/ D变换器的位数则必须满足一定的动态范围要求及数字处理部分的精度要求 ,表 1给出了目前用于通信领域的几种 A/ D转换器的主要技术指标 ,从中可以看出 :一般 80 d B的动态范围 ,分辨率不小于 1 2位。 ??? 软件无线电在中频段对信号进行 A/ D转换 ,要求动态范围应在 60~ 80 d B之间 ,因此 , AD90 42和 AD6640比较合适 ,它们在宽带接收机中的典型应用如图 2所示。 ?? AD6640是为宽带和多信道数字无线接收机而推出的 1 2 bit中频快速采样 ADC,其温度范围为 -40~ 1 85℃。 ??? AD6640的高采样速率为“软件无线电”提供了新的机遇 ,采用一个 ADC将整个输入频段内的信号数字化 ,使设计者能够用一个宽带、多信道采样器来取代多个模拟前端。AD6640的应用范围十分广泛 ,从 CDMA, GSM及第 3代移动通信系统蜂窝 / PCS基站接收机到 GPS抗干扰接收机 ,相位阵接收机和其它类型的话音和数字通信接收机都可采用 AD6640芯片作为 ADC。 ??? D6640芯片可提供高达 65MSPS的采样速率 , 80 d B的 SF-DR,它的所有差分模拟输入阶段具有 3 0 0 MHz输入带宽特征 ,直接采样的中频频率可高达 70 MHz(多信道时 )和 2 0 0 MHz(单道信时 )。 ?? AD6640的功能模块图如图 3所示。由图 3可以看出 ADC所有需要的功能 ,包括输入缓冲 ,跟踪保持放大 ,数字纠错以及 2 . 4V参考电压都由芯片来提供。   采用 AD6640芯片作为一个典型宽带无线接收机的 ADC将简化接收机子系统的设计。其模块图如图 4所示。该模块包括宽带IF滤波、放大、ADC、锁定、分信道和 DSP接口。 2 数字下变频部分 ??? 数字下变频 (DDC)是 A/ D变换后首先要完成的处理工作 ,包括数字下变频、滤波和二次采样。一般认为要进行较好的滤波处理 ,需要每采样点 1 0 0次操作 ,对于一个系统带宽为 1 0 MHz的系统 ,采样率大于 2 5MHz,这就需要 2 50 0 MIPS的运算能力 ,即使用并行处理算法 ,也需要多个高性能 DSP。从现有关于软件无线电的文献中 ,都认为以现有 DSP的水平 ,将这部分工作交由专用可编程芯片来完成是合适的 ,如美国“Speakeasy”软件无线电中使用 Harris公司的 DDC芯片 HSP50 0 1 6。 ??? HSP50 0 1 6的最大输入速率为 52 MSPS, 1 6bit数据输入 ,能提供大于 1 0 2 d B的无失真动

文档评论(0)

559999330000 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档