微机原理第五章半导体存储器.pptxVIP

  • 12
  • 0
  • 约3.5千字
  • 约 58页
  • 2020-04-09 发布于湖北
  • 举报
第五章 半导体存储器;§5.1 概述;2.按存储元件材料可分:半导体存储器(常作主存),磁存储器(磁带,磁盘),光存储器(光盘).;;二﹑存储器的性能指标;三﹑存储器的分级结构;;四﹑虚拟存储器和物理存储器(286以后就有虚拟存储器的概念);;虚拟存储器实际上是由磁盘等外存储器的支持来实现的,即由操作系统把磁盘存储器当主存来使用,以扩大内存。;§5.2 半导体存储器;;;;2. 存储器结构;;★ 采用字结构方式制作的芯片,选中某一单元时,则该单元的各位信息可以从一个芯片中同时读出;但封装引线较多,如上述128个字则需(27=128)7根AB,8根DB线。 ;二.常用静态RAM?有1位,4位,8位等不同结构。;;例﹑6116——2K*8;;例﹑6264——8K*8;其他RAM,如62128?16K*8,62256?32K*8,引脚关系依此类推。;二.常用ROM—目前最常用的为EPROM。 常用EPROM都为8位结构,最小容量2716?2K×8 以此为基本容量。如:2732?4K×8,2764?8K×8,27128?16K×8,27256?32 K×8 ;例、2716?2K*8;;例:2732?4K×8;例:2764-8K×8; 2764方式选择 CE OE PGM Vpp 方式 D0-D7 L L H +5 读 Dout H X X +5 维持 高阻 L H L Vpp 编程 Din L L H Vpp 编程检验 Dout H X X Vpp 编程禁止 高阻 其他,如:27128,27256和2764类似,只是地址线增加,使用时查手册。;§5.3 存储器与CPU的接口;1、CPU总线的负载能力;2、CPU的时序和存储器的存取速度之间的配合问题。;3、存储器的地址分配和片选问题;4、控制信号的连接;二、地址选择?地址分配?地址线的连接;例:某微机系统的地址为16位,欲扩展ROM和RAM各256个字节。已知选用256×8的存储器芯片。;地址分配:;若系统中只有两片可用更简单方法:;2、全译码法;地址分配:;将地址线低10位A9-A0直接到芯片地址端,实现片内寻址。 将高6位地址经6:64译码器,取译码输出的低4位作片选。当存储容量小于可寻址的存储空间,一般从译码器输出线选中连续的几根作片选,多余的令其空闲,以便日后需要时扩充。如上使用Y0-Y3,Y4-Y63空闲。 将数据线并接到数据总线上。 将读信号MEMR接存储器读允许OE,将写信号MEMW接存储器写允许WE。 全译码不浪费存储空间地址,地址唯一,地址不重叠,且连续,但译码电路比较复杂。 ;3、部分译码;4、常用典型译码器74LS138?3:8译码器;引脚参见P、128;三、CPU与存储器连接举例—三总线连接;例1:某16位AB系统,扩展4KB RAM,使用2114 1K×4芯片,允许地址重叠。; A15 A14 A13 A12 A11 A10 A9 A8 A7 A6 A5 A4 A3 A2 A1A0 X X X 0 0 0 0 0 0 0 0 0 0 0 0 0 X X X 0 0 0 1 1 1 1 1 1 1 1 1 1 X X X 0 0 1 0 0 0 0 0 0 0 0 0 0 X X X 0 0 1 1 1 1 1 1 1 1 1 1 1 X X X 0 1 0 0 0 0 0 0 0 0 0

文档评论(0)

1亿VIP精品文档

相关文档