最新数字电子技术试卷和答案.docxVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字电子技术试卷(1) 一.填空(16) TOC \o 1-5 \h \z 十进制数123的二进制数是 1111011 ;十六进制数是 7B 。 100001100001 是 8421BCD 码,其十进制为 861 。 3?逻辑代数的三种基本运算是 与 , 或 ~和 非 。 三态门的工作状态是 _0 , _1 , 高阻 。 描述触发器逻辑功能的方法有 真值表,逻辑图,逻辑表达式,卡诺图,波形图 施密特触发器的主要应用是 波形的整形 设4位D/A转换器的满度输出电压位 30伏,则输入数字量为1010时的输出模拟电压为 O TOC \o 1-5 \h \z 实现 A/D转换的主要方法有 , , 。 二?判断题(10) BCD码即8421码 (错) 2?八位二进制数可以表示 256种不同状态。 (对) TTL与非门与CMOS与非门的逻辑功能不一样。 () 4?多个三态门的输出端相连于一总线上,使用时须只让一个三态门传送信号,其他门处于 高阻状态。 (对 ) 5?计数器可作分频器。 (对) 三?化简逻辑函数(14) 1?用公式法化简 Y = AB ? BD ? DCE D A,化为最简与或表达式。 解;Y =AB D 2?用卡诺图化简丫(A,B,C,D)八((3,5,6,7,10)+7 d (0,1,2,4,8),化为最简与或表达式。 四?电路如图1所示,要求写出输出函数表达式,并说出其逻辑功能。 (15) 解;丫二A二B二C , C^ AB (A B)C ,全加器,Y为和,G为进位。 五?触发器电路如图 2 (a) , (b)所示,⑴写出触发器的次态方程; ⑵对应给定波形画 出Q端波形(设初态Q= 0) (15) 解;(1) QnH1=Q+AQ , (2)、Qnd1=A 六?试用触发器和门电路设计一个同步的五进制计数器。 (15) 七.用集成电路定时器 555所构成的自激多谐振荡器电路如图 3所示,试画出V。,Vc的工 作波形,并求出振荡频率。 (15) 图1 图2(前 Cb) VC 20K 图日 数字电子技术试卷(2) 三.填空(16) 1 1 .十进制数35.85的二进制数是 2?逻辑代数中逻辑变量得取值为 组合逻辑电路的输出状态只与 三态门的输出有0、1、高阻 ;十六进制数是 0、1 。 当前输入 有关而与电路 原状态无关 。 ,三种状态,当多个三态门的输出端连在一根总线上使 用时,应注意 只能有1个三态门被选通。 触发器的基本性质有 有两个稳态,在触发信号作用下状态可相互转变,有记忆功能 TOC \o 1-5 \h \z 单稳态触发器的主要应用是 延时 。 设6位D/A转换器的满度输出电压位 6.3伏,则输入数字量为 110111,输出模拟电压为 。 一个8K字节的EPROM芯片,它的地址输入端的个数是 13 。 判断题(10) 1?数字电路中,化简逻辑函数的目的是为了所设计的逻辑电路更简单,更经济,而且其功 能不变。 (对 ) 二进制数1001和二进制代码1001都表示十进制数。 (错) 3?触发器的输出状态完全由输入信号决定。 (错) 模拟量送入数字电路前, 须经A/D转换。 (对) 多谐振荡器常作为脉冲信号源使用。 (对 ) 三?化简逻辑函数(14) 1?用公式法化简 丫二ABC D ABD BC^ ABC BD BC,化为最简与或表达式。 2.用卡诺图化简 Y(A,B,C,D)=2; (2,3,7,8,11,14)+5: d(0,5,10,15),化为最简与或表 达式。 四?设计一个8421码的检码电路。要求当输入大于等于 3、小于等于7时电路输出为1,否 则电路输出为0。要求列出真值表,写出逻辑函数式,画出逻辑图。 (15) 五?触发器电路如图1( a),( b)所示,⑴写出触发器的次态方程; ⑵对应给定波形画 出Q端波形(设初态Q= 0)。(15) 六.分析图2电路实现何种逻辑功能,其中 X是控制端,对 X=0和X=1分别分析,设初 态为Q2 =1,Q1 =1 。(要求写出电路方程,列出状态转换表或图,说明其逻辑功能,并说 明电路能否自启动)(15) 七?试用8选1数据选择器和74LS161芯片设计序列信号发生器。 芯片引脚图如图3所示, 序列信号(左位为先)。(15) 图 1 ( a )图让b)Q2 图 1 ( a ) 图让b) Q2 D、 SP q a q B选1 丫 数据 — 1 J 74LS161 LD 选择器 - CP 2 2 2 2 尺 4 A A 数字电子技术试卷(3) 四.填空(16) 1 ?十进制数86的二进制数是 在Y=AB+CD的真值表中, 4位二进制数码可以编成 输的十个数码,必须去掉 4?描述触发器逻辑功能的方法有

文档评论(0)

yuxiufeng + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档