- 14
- 0
- 约5.73千字
- 约 18页
- 2020-11-25 发布于山东
- 举报
.专业整理 .
目录
目????????????????????????
.1
1.
目的????????????????????
...3
2.
方案????????????????????
...3
3.
原理及其框 ????????????????
...3
3.1
数字 的构成???????????????????
3-5
3.2
数字 的工作原理?????????????????
5-6
3.3
数 元???????????????????
6-7
3.4
及 示 元????????????????
.7
3.5
校 源 路???????????????????
..7
3.6
整点 路???????????????????
..7-8
4.
元器件???????????????????????
8
4.1
中所需的器材?????????????????
...8
4.2
芯片内部 构 及引脚 ??????????????
...9-10
4.3
面包板内部 构 ??????????????????
11
5. 功能 路 ????????????????????
...11-9
6. ????????????????????????
...11
. 学习帮手 .
.专业整理 .
一、设计目的
熟悉集成电路的引脚安排。
掌握各芯片的逻辑功能及使用方法。
了解面包板结构及其接线方法。
了解数字钟的组成及工作原理。
熟悉数字钟的设计与制作。
二、设计方案
1.设计指标
时间以 24 小时为一个周期;
显示时、分、秒;
有校时功能,可以分别对时及分进行单独校时,使其校正到标准时间;计时过程具有报时功能,当时间到达整点前 5 秒进行蜂鸣报时;为了保证计时的稳定及准确须由晶体振荡器提供表针时间基准信号。
2.设计要求
画出电路原理图(或仿真电路图);
元器件及参数选择;
电路仿真与调试;
3.编写设计报告
写出设计与制作的全过程,附上有关资料和图纸,有心得体会。
三、设计原理及其框图
1.数字钟的构成
数字钟是一个将“ 时”,“分”,“秒”显示于人的视觉器官的计时装置。它的计时周期为 24 小时,显示满刻度为 23 时 59 分 59 秒,另外应有校时功能和一些显示星期、报时、停电查看时间等附加功能。因此,一个基本的数字钟电路主要由译码显示器、“时”,“分”,“秒”,“星期”计数器、校时电路、报时电路和振荡器组成。数字钟实际上是一个对标准频率( 1HZ)进行计数的计数电路。由于计数的起始时间不可能与标准时间 (如北京时间) 一致,故需要在电路上加一个校时电路,同时标准的 1HZ时间信号必须做到准确稳定。 通常使用石英晶体振荡器电路构成数字钟。
. 学习帮手 .
.专业整理 .
图 3-1 所示为数字钟的一般构成框图
⑴晶体振荡器电路
晶体振荡器电路给数字钟提供一个频率稳定准确的 32768Hz 的方波信号,可保
证数字钟的走时准确及稳定。 不管是指针式的电子钟还是数字显示的电子钟都使
用了晶体振荡器电路。
⑵分频器电路
分 频 器 电 路 将 32768 H z 的 高 频 方 波 信 号 经 32768
( )次分频后得到 1Hz 的方波信号供秒
计数器进行计数。分频器实际上也就是计数器。
⑶时间计数器电路
. 学习帮手 .
.专业整理 .
时间计数电路由秒个位和秒十位计数器、 分个位和分十位计数器及时个位和时十
位计数器电路构成,其中秒个位和秒十位计数器、分个位和分十位计数器为
60
进制计数器,而根据设计要求,时个位和时十位计数器为
12 进制计数器。
⑷译码驱动电路
译码驱动电路将计数器输出的 8421BCD码转换为数码管需要的逻辑状态, 并且为保证数码管正常工作提供足够的工作电流。
⑸数码管
数码管通常有发光二极管( LED)数码管和液晶( LCD)数码管,本设计提供的为LED数码管。
2.数字钟的工作原理
1)晶体振荡器电路
晶体振荡器是构成数字式时钟的核心,它保证了时钟的走时准确及稳定。
图 3-2 所示电路通过CMOS非门构成的输出为方波的数字式晶体振荡电路, 这个电路中,CMOS非门U1与晶体、 电容和电阻构成晶体振荡器电路, U2实现整形功能,将振荡器输出的近似于正弦波的波形转换为较理想的方波。 输出反馈电 阻R1为非门提供偏置,使电路工作于放大区域,即非门的功能近似于一
个高增益的反相放大器。 电容C1、C2与晶体构成一个谐振型网络, 完成对振荡频率的控制功能, 同时提供了一个180度相移, 从而和非门构成一个正反馈网络,实现了振荡器的功能。 由于晶体具有较高的频率稳定性及准确性, 从而保证了输出频率的稳定和准确。
晶体 XTAL 的频率选为 32768HZ
原创力文档

文档评论(0)