数电基本概念.docx

  1. 1、本文档共3页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
1,门是实现一些基本逻辑关系的电路 2,三种基本逻辑是与、或、非。 3,与门是实现与逻辑关系的电路 :或门是实现或逻辑关系的电路 ;非门是 实现非逻辑关系 的电路。 4,按集成度可以把集成电路分为小规模 (SSD中规模(MSI)大规模(LSI)和超大规模(VLSD 集成电路。 5,仅有一种载流子参与导电的器件叫 单极型器件:有两种载流子参与导电的器件叫 双极型 器件。单极型集成电路主要有 PMOS NMOS和CMOS器件;双极型集成电路主要有 TTL、 HTL、ECL和 IIL器件。 TTL门电路的低电平噪声容限为 VNL=yoFF-yIL;高电平噪声容限为 Vnh=Vih-Von。 直接把两个门的输出连在一起实现“与”逻辑关系的接法叫 线与:集电极开路门可以实 现线与;普通TTL门不能实现线与。 8,三态输出门的输出端可以出现 高电平、底电平 和高阻三种状态。 9,三态门 的主要用途是可以 实现用一条导线(总线 )轮流传送几个不同的数据或控制信 号。 用工作速度来评价集成电路,速度快的集成电路依次为 EC— TT— CMOS。 用抗干扰能力来评价集成电路,抗干扰强的集成电路依次为 CMOS^TTL^ECL CMOS门电路的输入阻抗很高,所以静态功耗 很小,但由于存在输入电容,所以随着输 入信号频率的增加,功耗也会增加。 公式简化时常用的的基本公式和常用公式有(要记住) : 1) A BC ABAC 2) AB A B A B A B (德?摩根定律) 3) A AB A B 4) AB AB BC AB AB 5) AB AB AB AB AB AB AB AB 1,逻辑代数的四种表示方法是 真值表、函数表达式、卡诺图 和逻辑图。 2,逻辑变量和函数只有 0和1两种取值,而且它们只是表示两种不同的逻辑状态。 3,逻辑代数只有“与” “或” “非”三种基本逻辑运算。 4,描述逻辑函数各个变量取值组合和函数值对应关系的表格叫 真值表。 5,用与、或、非等运算表示函数中各个变量之间描述逻辑关系的代数式叫 函数表达式。 6,逻辑函数表达式的标准形式有标准与或式即 最小项表达式和标准或与式即最大项表达 式。 乙逻辑函数的简化方法有代数法即公式法和图形法即卡诺图法。 8,最简与或式是指 乘积项数最少,乘积项中的变量个数最少 的与或式。 9,约束项是不会岀现的变量取值组合 ,其值总是等于0。 10,约束条件是由约束项加起来构成的逻辑表达式,是一个 值恒为0的条件等式。 1,按逻辑功能的特点,数字电路可以分为 组合逻辑电路 和时序逻辑电路 两大类。 2,组合逻辑电路的特点是任何时刻输岀信号的稳态值仅决定于该时刻各个输入信号取值组 合。 3,用文字、符号或者数码表示特定对象的过程,叫做 编码。 4,用二进制代码表示有关对象的过程叫 二进制编码:n位二进制编码器有 2:个输入,有 d个输出。 5,将十进制数的十个数字编成二进制代码的过程叫 二一十进制编码,简称为 BCD编码。 6,在几个信号同时输入时,只对优先级别最高的进行编码叫 优先编码。 7,把代码的特定含义“翻译”出来的过程叫 译码:n位二进制译码器有 n个输入,有 疋个 输出,工作时译码器只有一个输出有效。 8,两个一位二进制数相加叫做 半加。两个同位的加和来自底位的进位三者相加叫做 全加。 9,从若干输入数据中选择一路作为输出叫 多路选择器。 10,当输入信号改变状态时,输出端可能出现虚假过渡干扰脉冲的现象叫 竞争冒险。 1,具有两个稳定状态并能接收、保持和输出送来的信号的电路叫 触发器。 2,一级触发器可以记忆 一位二进制信息,一位二进制信息有 0和1两种状态。 3,主从结构的触发器主要用来解决 直接控制问题。 4,集成触发器有 主从结构、边沿结构 和维持阻塞 三种结构。 5,触发器功能的表示方法有 特性表、特性方程、状态图 和时序图。 6,主从结构的JK触发器存在一次变化问题。 1,任一时刻的稳定输出不仅决定于该时刻的输入,而且还与电路原来状态有关的电路叫 时 序逻辑电路。 2,时序逻辑电路由 组合逻辑电路 和存储电路 两部分组成。 3,时序逻辑电路的功能表示方法有 逻辑方程式、状态表、状态图 和时序图。 4,时序逻辑电路按触发器时钟端的连接方式不同可以分为 同步时序逻辑电路和异步时序逻 辑电路两类。 5,用来暂时存放数据和指令的器件叫 寄存器。 N级环形计数器的计数长度是 N; N级扭环形计数器的计数长度是 2X N; N级最大长度 移存型计数器的计数长度是 2n-l。 随机存储器(RAM)的典型结构包括地址译码器、存储矩阵和读写控制器。 1,脉冲电路主要有多谐振荡器、施密特触发器 和单稳态触发器。 2,多谐振荡器是 脉冲产生电路:施密特触发器和单稳态触发器是 脉冲

文档评论(0)

xiaozu + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档