第四章-组合逻辑电路PPT课件.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第四章 组合逻辑电路;目录;4.1 概述 ;组合逻辑电路的一般框图;4.2 组合逻辑电路的分析和设计;二、分析步骤 由给定的逻辑电路逐级写出各个输出端的逻辑表达式,最后得到表示输出与输入关系的逻辑表达式; 化简和变换逻辑表达式为最小项表达式; 根据最小项表达式,列出真值表; 由真值表分析其执行的逻辑功能; 评价原设计电路,改进设计,寻找最佳设计方案。; 三、组合逻辑电路的分析举例 ;例2: 逻辑电路如右图所示;真值表 ;1、逻辑抽象:根据实际逻辑问题的因果关系确定输入、???出变量,并定义逻辑状态的含义;;例1 某火车站有特快、直快和慢车三种类型的客运列车进出,试用两输入与非门和反相器设计一个指示列车等待进站的逻辑电路,3个指示灯一、二、三号分别对应特快、直快和慢车。列车的优先级别依次为特快、直快和慢车,要求当特快列车请求进站时,无论其它两种列车是否请求进站,一号灯亮。当特快没有请求,直快请求进站时,无论慢车是否请求,二号灯亮。当特快和直快均没有请求, 而慢车有请求时,三号灯亮。;解:1、逻辑抽象;输 入;5、根据输出逻辑表达式画出逻辑图;例2 试设计一个码转换电路,将4位格雷码转换为自然二进 制码。可以采用任何逻辑门电路来实现。;0 1 1 1;2、画出各输出函数的卡诺图,并化简和变换,写出最简输出逻辑表达式。;0;3、根据逻辑表达式,画出逻辑图;一般分析组合逻辑电路的功能时,都假定输入信号处于稳定状态(静态);若输入信号处于跳变状态(动态),且门电路的传输延迟时间 tpd 不能忽略时,组合逻辑电路就有可能产生竞争冒险—现象。;竞争: 当一个逻辑门的两个输入端的信号同时向相反方向变化,而变化的时间有差异的现象。;2线-4线译码器中的竞争-冒险现象 (a)电路图 (b)电压波形图;检查是否存在某个变量X,它同时以原变量和反变量的形式出现在函数表达式中;;解:变量A和C具备竞争的条件, 应分别进行检查。; 检查A:;当描述电路的逻辑函数为“与或”式时, 可采用卡诺图来判断是否存在竞争冒险。其方法是观察是否存在“相切”的卡诺圈, 若存在则可能产生竞争冒险。;00 01 11 10;有相切的卡诺图 ;3. 实验方法 在输入端加所有可能发生状态变化的波形,看输出端是否有尖峰脉冲。 4. 计算机辅助分析 在计算机上运行电路模拟程序。;4.3.2 消去竞争冒险的方法;2. 增加乘积项,避免互补项相加 ;00 01 11 10;3. 输出端并联电容器 ;(a)电路接法 (b)电压波形;1. 编码器 (Encoder)的概念与分类; 如8线-3线编码器:将8个输入的信号分别编成 8个3位二进 制数码输出。;编码器的分类:普通编码器和优先编码器。;二进制编码器的结构框图;4线─2线普通二进制编码器;; 2)优先编码器 ;1)4─2 线优先编码器;存在的问题;2)8421BCD码编码器(2-10进制编码器);例:设计一个键控8421BCD码编码器; ;代码输出 ;优先编码器CD4532的示意框图、引脚图;CD4532电路图; 优先编码器CD4532功能表;用两片CD4532构成16线-4线优先编码器,其逻辑图如下图所示,试分析其工作原理。 ;。;。;译码器的分类: ;原理 使能输入端为有效电平时,对应每一组输入代码,只有其中一个输出端为有效电平,其余输出端则为非有效电平 用途 作数据分配器用 扩展使用 ;2线 - 4线译码器的逻辑电路 ;(1)二进制译码器;(a) 74HC139集成译码器(双2线-4线译码器) ;逻辑符号说明;(b)74HC138(74LS138)集成译码器(3线-8线译码器) ;74HC138集成译码器;L;1、已知下图所示电路的输入信号的波形试画出译码器输出的波形;2、译码器的扩展;~;用一片74HC138实现函数; (2)集成二–十进制译码器-74HC42;;(3)显示译码器;1. 七段显示译码器;常用的集成七段显示译码器 ;LT;*;例: 由74HC4511构成24小时及分钟的译码电路如图所示, 试分析小时高位是否具有零熄灭功能。;数据分配器:相当于多输出的单刀多掷开关,是一种能将从数据分时送到多个不同的通道上去的逻辑电路。;用译码器实现数据分配器 ;输 入;4.3.3 数据选择器;1.4选1数据选择器;(2)工作原理及逻辑功能;74LS151功能框图;(2)74HC151的逻辑图;输入;用两片74HC151组成二位八选一的数据选择器;②字的扩展 ;2.数据选择器组成逻辑函数产生器;; ;1. 1位数值比较器(设计);1位数值比较器;2、2 位数值比较器:; 真值表;两位数值比较

文档评论(0)

pandon + 关注
官方认证
内容提供者

该用户很懒,什么也没介绍

认证主体阳春市鑫淼网络科技有限公司
IP属地广东
统一社会信用代码/组织机构代码
91441781MA52GF540R

1亿VIP精品文档

相关文档