产品硬件开发评审流程.docxVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
文件编号: 产品硬件开发评审流程 编制:审察: 文档改正历史 日期 版本 作者 改正内容 评审 更改控 公布日期 号 制号 目录 1、目 的................................................................... ...4 2、合用范 围.................................................................. 4 3、评审需 求.................................................................. 4 4、评审计.................................................................. 4 划 5、评审结果判 定.............................................................. 4 6、评审流程 图................................................................47、附 录................................................................... ...5 1、目的:为规范产品硬件的研发评审工作拟订此硬件研发评审流程。 2、合用范围:合用企业产品硬件的研发评审。 3、评审需求: 产品硬件评审可分3部分:硬件原理图评审、PCB评审、PCBA评审。在硬件开发设计过程中,各个阶段达成后需填写硬件评审申请表提交硬件评审小组,提出评审需求。 4、评审计划: 硬件评审小组依据评审需求拟订评审计划书,可参照附录及联合实质状况拟订详细的评审项目。 5、评审结果判断: 硬件评审小组在拟订评审计划时,需依据相应的审察项目区分权重等级,并明确评定结果的判断标准。评审不经过,需返回开发设计改进或进行风险评估,以后再从头评审。 6、评审流程图: 7、附录: 单元电路评审:针对产品硬件惯例设计所波及的单元电路进行惯例性评审, 审察 各单元电路能否切合设计标准。请参照下表,审察经过项目请打 (√),审察未 经过项目请打(×)。审察硬件板未波及到的单元电路模块可不填写。 单元电路审察一览表 审察项目 审察内容 审察结果 审察建议 滤波电路 1、审察电路中能否设计 ()() 电源滤波电路。 ()() 2、审察电路中电源滤波 ()() 器的形式能否有效,能否 为单电容型或单电感型, 而未采纳П形电源滤波 器。 3、对单板的П形电源滤 波器参数进行审察。 ID电路 1、审察ID电路的形式是 ()() 否切合规范电路的要求。 ()() 2、审察ID电路的参数是 ()() 否正确。 3、审察ID电路能否有隔 离电阻或隔绝芯片。 复位、WDT1、硬件设计中不介绍使 ()() (看门狗)用可封闭的WDT系统,即 ()() 电路 计数器清零电路应是单稳 ()() 电路而非锁存电路。假如 ()() 设计为可封闭的WDT,刷新 ()() 时应是封闭后立刻开启, ()() 不行使watchdog处于长久 ()() 封闭的状态。 ()() 2、WDT设计中,果断不行 使用分别元件依赖电容充 电实现WDT电路。 3、在WDT设计中,计数时 钟应尽量取用本板时钟。 防备因为其余单板改换, 插拔致使时钟不正常时, 本板WDT电路工作失态。 4、上电时WDT计数器应可 清零。 5、单板设计中有无手动 复位开关。 6、设计中能否为重要芯 片设计供软件独自调试的 复位口。 7、复位电路中消抖电容 的容值能否过大。 8、审察WDT输出的复位信 号能否接在电源管理芯片 的输入,经过电源管理芯 片的输出对单板进行复 位,而不是用WDT输出的 信号直接对单板进行复 位。 般配电路 1、审察高速信号长线传 ()() 输中有无加入般配。 ()() 2、审察般配形式的正确 ()() 性,有效性。 ()() 3、审察般配参数的正确 ()() 性。 ()() 4、不行在同一信号线上 同时进行终端并接与始端 串接般配。 5、审察终端般配时,信号 输出芯片的驱动能力能否 知足。 6、审察时要联合PCB布线 图进行审察。 信号时序 1、在不考虑延时的状况 ()() 下,剖析单板的输出信号 ()() 之间的时序关系能否知足 ()() 整机时序指标,最好是符 ()() 合理想的时序要求。 ()() 2、不考虑延时的状况下, 单板对输入时钟的利用是 否合理,所用芯片的输入 信号的时序关系能否知足 专用芯片对输入信号时序 的要求。 3、CPU与外头芯片的时序 能否能靠谱配合。包含外 围芯片能否能很好支持 C

文档评论(0)

183****6506 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档