- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
前端总线是CPU与外界进行数据交换的最主要通道。外频是CPU与主板之间的同步运行频率,也是整个计算机系统的基准频率。英特尔Pentium4采用了四倍速率传输(QuadDataRate,QDR)技术,大大提高了前端总线的传输带宽,使得内存传输带宽成为限制系统性能的“瓶颈”。双通道技术则很好地解决这个问题。双通道技术的实现首先要求主板支持双通道,其次内存条也需要成对配置,一般都采用相同的内存条,这样有利于达到最佳效果。3.4主流内存条简介1.SDRSDRAMSDR是“SingleDataRate”的缩写,即“单倍速率”。“单倍速率”指在一个时钟周期内只能完成一次数据传输,其传输带宽为内存核心频率×64/8MB/s第23页,讲稿共39页,2023年5月2日,星期三2.DDRSDRAMDDR是“DoubleDataRate”的缩写,即“双倍速率”,在每个时钟周期可以完成两次读写操作,即在时钟信号的上升沿和下降沿都可以读写数据,该技术被称为“双泵”(doublepumping)。术语“等效频率”说明指一秒钟内完成的数据传输次数,单位应该是MT/s,但由于等效频率是核心频率乘以相应的倍数得到的,所以常常也就用MHz作为单位。DDR内存的等效频率是核心频率的两倍,传输带宽为核心频率×2×64/8MB/s3.DDR2SDRAMDDR2内存同样采用了“双泵”技术,其内部I/O总线频率为内存核心频率的两倍,两者结合起来,使得DDR2的等效频率是核心频率的4倍,也就是所谓的“4位预取”(4-bitprefetch)技术,所以DDR2内存传输带宽的计算公式为:核心频率×2(I/O总线频率倍增)×2(双倍速率)×64/8MB/s第24页,讲稿共39页,2023年5月2日,星期三DDR2内存、DDR内存以及SDR内存的频率对比如图11所示。图11DDR2、DDR和SDR内存的性能对比示意图第25页,讲稿共39页,2023年5月2日,星期三4.DDR3SDRAMDDR3内存不但明显降低了工作电压和能耗,而且进一步提升了数据传输率,达到了“8位预取”,其等效频率为核心频率的8倍,传输带宽计算公式为核心频率×4(I/O总线频率倍增)×2(双倍速率)×64/8MB/s4虚拟存储器及存储管理4.1虚拟存储器的基本概念虚拟存储器技术是为满足用户希望增大内存容量的需求而提出来的。虚拟存储器由主存和辅存组成,辅存作为主存的扩充,由硬件和操作系统自动实现存储信息的调度和管理。对程序员来说,好像微型计算机有一个容量很大的主存。1.地址空间及地址虚拟地址空间,又称为虚存地址空间;主存地址空间,又称为实地址空间;辅存地址空间,也就是磁盘存储器的地址空间。第26页,讲稿共39页,2023年5月2日,星期三2.工作原理虚拟存储器的工作过程如图12所示,调度管理由硬件和操作系统自动实现,整个过程对于程序员来说是透明的。虚拟存储器的管理方式分为段式管理、页式管理和段页式管理。图12虚拟存储器的工作过程第27页,讲稿共39页,2023年5月2日,星期三4.280486的段式存储器段式管理根据程序需要将存储器划分为大小不同的块,称为段。使用虚拟存储器后需要通过地址映像和地址变换将虚拟地址变换为主存的物理地址,才能访问主存单元。80486的虚拟空间有64TB,在虚拟空间中编程用的逻辑地址为46位,其中低32位是偏移量,段寄存器中D2~D15位为逻辑地址的高14位,如图13所示。根据逻辑地址的高14位选择段描述符表中的段描述符,将段描述符中32位的段基址与逻辑地址中32位的偏移量相加得到32位的线性地址。在段式存储器管理模式中,线性地址就是CPU可直接访问的物理地址。第28页,讲稿共39页,2023年5月2日,星期三关于存储器原理及相关技术第1页,讲稿共39页,2023年5月2日,星期三1概述 1.1存储系统的分级结构 1.2半导体存储器的分类 1.3存储技术的发展2内存储器的构成原理 2.1存储器芯片的接口特性 2.2内存储器的设计3内存条及其相关技术 3.1概述 3.2内存条的主要性能指标 3.3内存条的双通道技术 3.4主流内存条简介第2页,讲稿共39页,2023年5月2日,星期三4虚拟存储器及存储管理 4.1虚拟存储器的基本概念 4.280486的段式存储器 4.380486的页式存储器 4.480486的段页式存储器5高速缓冲存储器 5.1高速
您可能关注的文档
最近下载
- 异常子宫出血诊断与治疗指南(2022更新版).pptx VIP
- 2025【比亚迪汽车SWOT、PEST分析3600字】.docx VIP
- 专题03配方法的十大应用(举一反三专项训练)数学人教版九年级上册【附答案】.pdf
- 小学英语语法课件-人称代词课件(全国通用版)(共90张PPT).pptx VIP
- 2005斯马鲁森林人维修手册.pdf VIP
- 新解读《GB_T 25921 - 2010电气和仪表回路检验规范》最新解读.docx VIP
- 大气渐变公司简介企业宣传PPT模板.pptx VIP
- 保险行业大数据风控模型构建与应用方案.doc VIP
- 企业宣传模具公司简介ppt模板.pptx VIP
- 六年级上册数学《分数除法》分数除法知识点整理.pdf VIP
文档评论(0)