《EDA技术》试题及答案 - 试题.docxVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

向传输,同样既做对象又可作源,但对象和源不是同一个信号。3.VHDL中有哪3种数据对象?详细说明它们rt(din:instdlogicvector(7downto0);s:instdlogicvectunction、procedure。4.数字频率计功能是测量被测信号的频率,测量频率的基本原理是什么

向传输,同样既做对象又可作源,但对象和源不是同一个信号。3.VHDL中有哪3种数据对象?详细说明它们

rt(din:instdlogicvector(7downto0);s:instdlogicvect

unction、procedure。4.数字频率计功能是测量被测信号的频率,测量频率的基本原理是什么

VHDL的基本结构及每部分的基本功能?答:VHDL的基本结构由:库(Library)、程序包(Pac

1.CPLD和FPGA有什么差异?在实际应用中各有什么特点?

答:差异:(1)CPLD:复杂可编程逻辑器件,FPGA:现场可变成门阵列;(2)CPLD:基于乘积项技术的确定型结构,FPGA:基于查找表技术的统计型结构;(3)CPLD:5500~50000门,FPGA:1K~10M门。

实际应用中各自的特点:CPLD适用于逻辑密集型中小规模电路,编程数据不丢失,延迟固定,时序稳定;FPGA适用于数据密集型大规模电路,需用专用的ROM进行数据配置,布线灵活,但时序特性不稳定

2.简述VHDL语言中端口模式IN,OUT,BUFFER和INOUT各自的特点及OUT,BUFFER与INOUT的主要区别?

答:端口模式中各自的含义与特点为:IN:输入,只读;OUT:输出,只写;BUFFER:带反馈的输出,可读可写;INOUT:双向,可读可写。

OUT,BUFFER,INOUT各自的区别:OUT模式下的信号,在程序中只能作为对象被赋值,不能作为源赋给其他信号;BUFFER模式下的信号,在程序中既可作为对象被赋值,又可作为源赋给其他信号,对象和源是同时发生,是同一个信号;INOUT模式下的信号,双向传输,同样既做对象又可作源,但对象和源不是同一个信号。

3.VHDL中有哪3种数据对象?详细说明它们的功能特点以及使用场所。

3种数据对象为:常量、信号、变量。

各自的功能特点和使用场所:

常量:代表电路中一个确定的数,如电源、地等。全局量,信号变量使用的地方都可用

信号:代表电路中的某一条硬件连接线,包括输入、输出端口,信号赋值存在延迟。

全局量,使用场所:architecture、package、entitiy。

变量:代表电路中暂存某些值的载体。变量赋值不存在延迟。

局部量,使用场所:process、function、procedure。

4.数字频率计功能是测量被测信号的频率,测量频率的基本原理是什么?实现的主要逻辑模块有那些?

答:频率计测量频率的基本原理是:1秒时间内代测信号的脉冲个数。

实现频率计逻辑功能的主要模块有:

时间基准产生电路:提供1秒中的准确计数时间信号;

计数脉冲形成电路:将被测信号变换为可计数的窄脉冲,其输出受闸门脉冲的控制。

计数显示电路:对被测信号进行计数,显示被测信号的频率

5.VHDL的基本结构及每部分的基本功能?

答:VHDL的基本结构由:库(Library)、程序包(Package)、实体(Entity)、结构体(Architecture)

和配置(Configuration)几部分组成。

每部分的基本功能为:

库(Library):用来存储预先完成的程序包和数据集合体的仓库。以供设计者对一些统一的语言标准或数据格式进

行调用。

第1页共7页

itiy。变量:代表电路中暂存某些值的载体。变量赋值不存在延迟。局部量,使用场所:process、f’eventandclk=1‘’;q=d;Endprocess;Endarch;3.数据分配器说明器显示译码器十进制计数器CNT10二进制计数器Libraryieee;Useieee.stdlogiunction

itiy。变量:代表电路中暂存某些值的载体。变量赋值不存在延迟。局部量,使用场所:process、f

’eventandclk=1‘’;q=d;Endprocess;Endarch;3.数据分配器说明

器显示译码器十进制计数器CNT10二进制计数器Libraryieee;Useieee.stdlogi

unction、procedure。4.数字频率计功能是测量被测信号的频率,测量频率的基本原理是什么

结构体(Architecture):定义系统的内部结构和功

文档评论(0)

张老师资料 + 关注
实名认证
文档贡献者

一线教师,精品资料

1亿VIP精品文档

相关文档