数字系统设计实验报告计数器、累加器.pdfVIP

数字系统设计实验报告计数器、累加器.pdf

  1. 1、本文档共5页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

实验五计数器设计

一、实验目的:

1)复习计数器的结构组成及工作原理。

2)掌握图形法设计计数器的方法。

3)掌握VerilogHDL语言设计计数器的方法。

4)进一步熟悉设计流程、熟悉数字系统实验开发箱的使用。

二、实验器材:

数字系统设计试验箱、导线、计算机、USB接口线

三、实验内容:

1)用图形法设计一个十进制计数器,仿真设计结果。下载,进行在线测试。

用VerilogHDL语言设计一个十进制的计数器(要求加法计数;时钟上

升沿触发;异步清零,低电平有效;同步置数,高电平有效),仿真设计

结果。下载,进行在线测试。

四、实验截图

1)原理图:

2)仿真波形:

3)文本程序:

5)波形仿真:

五、实验结果分析、体会:

这次实验,,由于试验箱有抖动,故在原理图上加了去抖电路,但是在波形仿真的时候

无需考虑抖动,所以我在波形仿真的时候将去抖电路消除了,方便观察

实验六累加器设计

一、实验目的:

1)学习了解累加器工作原理;

2)了解多层次结构的设计思路;

3)学会综合应用原理图和文本相结合的设计方法。

实验器材:

数字系统设计试验箱、导线、计算机、USB接口线

三、实验内容:

1)在文本输入方式下设计分别设计出8位的全加器和8位的寄存器,并分

别存为add8_8.v和reg8.v;

3)2)在原理图输入方式下通过调用两个模块设计出累加器电路,并存

为add8.bdf,进行功能仿真;

下载,进行在线测试。

四、实验截图

1)8位累加器原理图:

2)波形仿真:

3)文本输入8位加法器语言及符号:

生成元器件:

4)文本输入8位寄存器:

生成图元:

五、实验总结:

通过本次实验,学习了解累加器工作原理,了解多层次结构的设计思路,

学会综合应用原理图和文本相结合的设计方法。

文档评论(0)

181****2790 + 关注
实名认证
文档贡献者

硕士研究生

1亿VIP精品文档

相关文档