常用的时序逻辑电路 .pdfVIP

  1. 1、本文档共6页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

常用的时序逻辑电路

常用时序逻辑电路有计数器和寄存器两种。寄存器分为数据寄存器和

移位寄存器。计数器种类较多,有同步计数器、异步计数器;有二进

制计数器、十进制计数器、任意进制计数器;二进制计数器又有加法

计数器、减法计数器等。

(1)寄存器

数字电路中用来存放数码或指令的部件称为寄存器。寄存器具有以

下逻辑功能:可在时钟脉冲作用下将数码或指令存入寄存器(称为写

入),或从寄存器中将数码或指令取出(称为读出)。由于一个触发器只

能寄存1位二进制数,要存多位数时,就得用多个触发器。常用的有

4位、8位、16位等。

寄存器存放和取出数码的方式有并行和串行两种。并行方式就是数

码各位同时从各对应位输入端输入到寄存器中,或同时出现在输出

端;串行方式就是数码逐位从一个输入端输入到寄存器中,或由一个

输出端输出。

寄存器根据功能的不同可分为数码寄存器和移位寄存器两种。

(a)nbsp;数码寄存器:这种寄存器只有寄存数码和清除数码的功

能。图1所示是由D触发器组成的4位数码寄存器。该数码寄存器

的工作方式为并行输入、并行输出。

图14位数码寄存器(b)移位寄存器:移位寄存器不仅能存放

数码而且有移位功能。根据数码在寄存器内移动的方向又可分为左移

移位寄存器和右移移位寄存器两种。

在移位寄存器中,数码的存入或取出也有并行和串行两种方式。

图2所示是由J—K触发器组成的4位左移移位寄存器。F0接成D

触发器,数码由D端串行输入;也可由d0~d3作并行输入。从4个

触发器的Q端得到并行的数码输出。也可从Q3端逐位串行输出。

图2nbsp;4位左移移位寄存器(2)计数器

因为计数器是最常用而又典型的时序逻辑电路,其分析方法即为一

般时序逻辑电路的分析方法。常用计数器有多种类型,重点掌握以下

几种。

①二进制计数器:二进制计数器能按二进制的规律累计脉冲的数

目,也是构成其它进制计数器的基础。一个触发器可以表示l位二进

制数,表示n位二进制数就得用n个触发器。

(a)异步二进制加法计数器:图3所示逻辑电路是由4个J—K触发

器组成的4位异步二进制加法计数器。图中各触发器输入端均为

“1”(悬空)即计数状态。只要有时钟脉冲就会翻转,但前级触发器的输

出作为后级触发器的时钟脉冲,只有在前级触发器翻转后,后级触发

器才能翻转,故为异步计数器。其状态真值表见图4。

可见,在第16个时钟脉冲到来后,计数器循环一周回到原态,因

此也称为十六进制计数器。其波形图如图5所示,由图可知,各触发

器输出端Q0,Q1,Q2,Q3的脉冲频率分别为时钟脉冲的1/2,l

/4,l/8,1/16,也称分频器。

图34位异步二进制加法计数器

图4异步计数器状态真值表

图5十六进制计数器波形图(b)同步二进制加法计数器:异步

二进制计数器线路简单,工作速度较慢。同步计数器工作速度较快,

电路较复杂。图6所示为同步4位二进制加法计数器的逻辑电路图。

从图中可以看出计数脉冲同时供给各触发器,它们的状态变换和计数

脉冲同步。图中每个触发器有多个J端和K端,各J端或各K端之

间都是“与”逻辑关系。

各触发器输入端的逻辑表达式(驱动方程)为

J0=K0=1

J1=K1=Q0

J2=K2=Q1Q0

J3=K3=nbsp;Q2Q1Q0

该计数器的状态表和波形图与异步4位二进制加法计数器相同。分

析可知,n位二进制加法计数器能计的最大十进制数为2n-1。

图6同步4位二进制加法计数器的逻辑电路图②十进制计数

器:从4位二进制数码的16种状态中任取10种状态,来表示1位十

进制数,可有多种组合,也称编码。常用的编码形式是8421加权码,

相应的计数器称8421十进制计数器。图7所为同步十进制加法计数

器。

图7同步十进制加法计数器③集成计数器:将多个触发器构成

的计数器做在一块中规模芯片上构成集成计数器

您可能关注的文档

文档评论(0)

***** + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档