- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
· 计算技术与 自动化 ·
基于FPGA的PS2键盘控制器设计
郭玉峰,孙昌霞
(河南农业大学信息与管理科学学院,河南 郑州 450002)
摘 要:在x-_,lk电子设备的智能化和升级换代以及电路的设计中,常需要使用键盘 ,而使用标准PS2键盘则可简化设计。由于
FPGA独特器件架构,利用FPGA设计键盘控制器,不仅硬件电路简单,而且编程过程比通用MCU比,简单易行。
关键词 :控制器 ;键盘 ;FPGA;电路
中图分类号 :TP271+.82 文献标识码 :A
Design ofControllerofPS2 keyboard Based on FPGA
GUO Yu—feng,SUN Chang—xia
(InformationandManagementScienceCollege,HenanAgriculturalUniversity,HenanZhengzhou450002)
Key words:c0ntroller;keyboard;FPGA;circuit
FPGA利用EDA技术,以电路原理图、硬件描述语言、状态 PS2的时钟线发送时钟的频率在 10~20KHz之间,本文用
机等形式输入设计逻辑;提供功能模拟 、时序仿真等模拟手段 , 100KHz的信号对PS2键盘的时钟信号进行采样,用这个采样到
经过一系列的变换,将输入逻辑转换成FPGA器件的编程文件 , 的信号作为数据时钟的接手控制线,完成数据的采样。根据PS2
以实现专用集成电路。随着大规模逻辑器件FPGAC/PLD大量应 键盘发送信号时序,键盘控制器的部分 Verilog代码为:
用在电子设计领域,很多通用的电路控制模块都集中到FPGA always@(posedge clkin)/采/样时钟
里面以便简化电路。应用FPGA设计PS2键盘控制器,设计量 begin
小,简单方便。 if(clk==ldO1 clk—out=1dO;
else elk out=1,d1:
1 PS2 _
PS/2通讯协议是一种双向同步串行通讯协议。PS2/键盘连 end
接端 口有四个有意义的引脚,分别是Clock、Data、电源、地。通讯 always@(posedge elk—out)//采样十一位数据
的两端通过Clock同步 ,并通过Data交换数据。一方如果想抑制 begin
另外一方通讯时,只需要把 Clock拉到低 电平。如果是PC机和 if(a==4dl0) a=4d0;
PS2/键盘间的通讯 ,则Pc机必须做主机 ,也就是说 ,Pc机可以 else a=a+4 1:
抑制PS2/键盘发送数据 ,而PS2/键盘则不会抑制PC机发送数 end
据。数据传输的最大时钟频率是33KHz,大多数PSI2设备工作 assign c=(a==9)?1,d1:1dO;//启动解码模块和验证模块
在 10—20KHz,一般采用 15 KHz,Clock高、低电平的持续时间 assign data1=(c==1,d1)?data2:80;,/数据采样结束,输出数据
都为401xs。每一数据帧包含 11—12位 。 always@(posedge clkin)//~:样数据端
2 器件选择 begin
文档评论(0)