基于FPGA的多路高速数据传输同步时延测量系统.pdfVIP

基于FPGA的多路高速数据传输同步时延测量系统.pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第38卷 第2期 电 子 器 件 Vol.38  No.2 2015年4 月 ChineseJournal of Electron Devices Apr. 2015 A Synchronization Delay Measurement System for the Multi-Channel High-Speed Data Transmission Based on FPGA∗ ∗ PANGJinhao,SU Tao ,YANG Tao,XIONGZicheng (NationalLaboratory of Radar Signal Processing,Xidian University,Xi’an 710071,China) Abstract:In order to measure the synchronous delay of the multi-channel high-speed data transmission,a synchro- nous delay measurement systemisdesigned,whichmovessamplingpointswiththeInput Output Delay Element(IO- DELAYE)and the Mixed-Mode Clock Manager(MMCM)of a FPGA. Thus the sampled data at different sampling points are obtanined. Through analyzing the sampled data with a computer,the unstable sampling points will be found,which canbeusedto calculatethe synchronization delay.Thsusageof theIODELAYEleadstothehighpre- cision and thecombinationoftheformerwiththeMMCMmakesthesystemhaveawidemeasurementrange.Experi- mentsshowthattheperformanceofthesystemisstablewiththemeasurementerrorlessthan0.2ns,andit’ssuitable for the multi-channel high-speed data tramitting. Key words:high speed data transmission;synchronization delay;FPGA;IODELAYE;MMCM - EEACC:6210        doi:10.3969/j.issn.1005 9490.2015.02.043 基于FPGA 的多路高速数据传输同步时延测量系统∗ ∗ 逄锦昊,苏  涛 ,杨  涛,熊梓成 (西安电子科技大学雷达信号处理国家重点实验室,西安 710071) 摘  要:为了测量多路高速数据传输的同步时延,设计了一种同步时延测量系统,采用 FPGA 的输入输出延迟单元(IODE- LAYE)和混合模式时钟管理器(MMCM)移动采样点位置,得到不同采样点位置的采样数据,通过计算机分析采样数据,找到 传输不稳定的采样点位置,并计算出同步时延。 IODELAYE保证了系统的高精度,通过与MMCM 的结合,使系统具有宽量程 的特点。 测试结果表明,该系统性能稳定,测量误差小于0.2 ns,适用于多路高速数据传输场合。 关键词:高速数据传输;同步时延;现场可编程门阵列;输入输出延迟单元;混合模式时钟管理器 -

文档评论(0)

xwbjll6 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档