水下多目标信号源.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
匿蚕藿斐型冒k 墅篁.鞋凰煎妻生掌鲞竣盈~ 足自导试验对目标回波波形任意性和回波参数需 要实时调整的要求。 2.1直接数字式频率合成(DDS)技术嘲 DDS技术基本原理框图如图1所示。 :K挚玩: :K喏Vrm+n巩,玩:,’ ml In‘ 其中,K表示衰减器衰减量;%表示包络 DAC基准;跣l,玩2分别表示包络DAC和载波 DAC的输入;m,万分别表示包络DAC和载波 DAC的位数。 图1叻S原理 本设计中波形包络和载波数据分别单独存放, 其中,参考信号为高稳晶振,其输出信号用于 其数据存放形式如下: 提供DDS各种部件的同步工作;相位累加器是DDS 载波存放形式 Flash 在1M RAM存储器中,分块存放16种 的核心,它由一个N位字长的二进制加法器和一个 由时钟fc取样的N位寄存器组成,作用是对频率 不同波形,每种波形给定54K存储空间。每个脉冲 周期通道可以独立切换不同波形。 控制字K进行线性累加;波形存储器中所存储的是 包络存燃 一张函数波形查询表,对应不同的相位码址输出不 在54KEashRAM中,分蛱瘸赦多种不同包络,每 同的幅度编码。当相位控制字为0,幅度控制字为 个包络占用4K存储空间。包络的采用频率由波形的采样 1时,相位累加器输出的相位序列对波形存储器寻 址,得到一系列离散的幅度编码。该幅度编码经 频率经过16分频所得。包络可以和不同的载波1壬j喜绷合 D/A转换后得到对应的阶梯波,最后经低通滤波器 输出各种波形。 平滑后可得到所需的模拟波形。 3 系统设计 本设计中DDS技术由FPGA编程实现,并将 其输出波形作为外部RashRAM的读写控制信号, 3.1总体结构 从而达到精确变步长读取外部RAM中波形数据的 在能够满足各项技术指标要求的前提下,系统 目的。 设计选用了一个简便、实用、性价比高的设计方案。 2.2DAC乘法器波形生成技术 具体实现方法如下: 波形乘法器的原理框图如图2所示。 选片jAtmel公司的AT89系列单片机来作为信 号源的主控制器,由它负责整个信号源工作的协 调。在波形数据加载阶段,单片机通过USB接口 芯片从上位机获得所要加载的数据信息,并将此数 图2波形生成原理框图 容量FlashRAM中。加载过程完成后,单片机等待 上位机的波形输出指令。当单片机接收到上位机的 首先,事先分别生成要产生信号的载波和包络 波形输出指令后,对FPGA发出开始输出波形的信 数字信号数据。然后,包络数据和载波数据分别送 号,整个系统开始进入波形

文档评论(0)

hnlhfdc + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档