数字电子技术基础 第2版 工业和信息化高职高专“十二五”规划教材立项项目 作者 焦素敏 第2章.pptVIP

数字电子技术基础 第2版 工业和信息化高职高专“十二五”规划教材立项项目 作者 焦素敏 第2章.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第2章 逻辑门电路 2.1 二极管和二极管的开关特性 2.1.1 二极管的开关特性 2.2 基本逻辑门电路 2.2.1 3种基本逻辑电路 2.2.2 DTL与非门 2.4 其他类型的TTL门电路 2.4.1 集电极开路与非门(OC门) 2.4.2 三态门(TS门) 2.4.3 TTL与非门、或非门、与或非门和异 或门 2.5 CMOS反相器门电路 2.5.1 MOS管的开关特性 2.7 正负逻辑问题 2.8.2 TTL和CMOS电路外接负载问题 2.8.3 TTL与CMOS电路的接口技术 2.5.2 CMOS反相器 PMOS管 NMOS管 CMOS电路 VDD T1 T2 vI vO 当NMOS管和PMOS管成对出现在电路中,且二者在工作中互补,称为CMOS管(意为互补)。 VDD TP TN vI vO vI=0 截止 vo=“1” 导 通 vI=1 VDD T1 T2 vI vO 导通 vo=“0” 截止 静态下,无论vI是高电平还是低电平,T1、T2总有 一个截止,因此CMOS反相器的静态功耗极小。 2.6 其他类型CMOS门电路 2.6.1 CMOS与非门 任一输入端为低,设vA=0 vA=0 断开 导通 vO=1 输入全为高电平 vA=1 vB=1 导通 断开 vO=0 2.6.2 CMOS或非门 任一输入端为高,设vA=1 vA=1 导通 断开 vO=0 输入端全为低 vA=0 vB=0 断开 导通 vO=1 ①C=0、 ,时, VT1和VT2都不具备开启条件而截止,输入和输出之间相当于开关断开一样,呈高阻态。 2.6.3 CMOS传输门 1.电路结构 2.工作原理 CMOS电路的特点 CMOS电路的优点 1. 静态功耗小。 2. 允许电源电压范围宽(3?18V)。 3. 扇出系数大,噪声容限大。 1.输入电路的静电保护 CMOS电路的输入端设置了保护电路,给使用者带来很大方便。但是,这种保护还是有限的。由于CMOS电路的输入阻抗高,极易产生感应较高的静电电压,从而击穿MOS管栅极极薄的绝缘层,造成器件的永久损坏。为避免静电损坏,应注意以下几点: CMOS电路的正确使用 (1)所有与CMOS电路直接接触的工具、仪表等必须可靠接地。 (2)存储和运输CMOS电路,最好采用金属屏蔽层做包装材料。 2.多余的输入端不能悬空。   输入端悬空极易产生感应较高的静电电压,造成器件的永久损坏。对多余的输入端,可以按功能要求接电源或接地,或者与其它输入端并联使用。 3.输入电路需过流保护 CMOS电路与TTL电路比较: (1)CMOS电路的工作速度比TTL电路的低。 (2)CMOS带负载的能力比TTL电路强。 (3)CMOS电路的电源电压允许范围较大,约在 3~18V,抗干扰能力比TTL电路强。 (4)CMOS电路的功耗比TTL电路小得多。门电路的功耗只有几个μW,中规模集成电路的功耗也不会超过100μW。 (5)CMOS集成电路的集成度比TTL电路高。 (6)CMOS电路容易受静电感应而击穿,在使用和 存放时应注意静电屏蔽,焊接时电烙铁应接地 良好,尤其是CMOS电路多余不用的输入端不 能悬空,应根据需要接地或接高电平。 CMOS电路与TTL电路比较: 正逻辑:高电平表示逻辑1、低电平表示逻辑0。 负逻辑:高电平表示逻辑0、低电平表示逻辑1。 2.正负逻辑的等效变换 DE段:vI1.4V, vI继续升高,vo不再变化,保持低电平0.3V。 (饱和区) 1、电压传输特性 输出高电平VOH、输出低电平VOL VOH?2.4V VOL ?0.4V 便认为合格。 典型值VOH=3.4V VOL ?0.3V 。 阈值电压VTH(门槛电压) vIVTH时,认为vI是低电平。 vIVTH时,认为vI是高电平。 VTH=1.4V 输入低电平时噪声容限: 输入高电平时噪声容限: 2、输入端噪声容限 3、输入特性 输入短路电流IIS(IIL) 高电平输入电流IIH 4、输出特性 TTL反相器高电平输出特性 由于受到功耗的限制手册上给出的高电平输出电流的最大值要比5mA小得多。 74系列IOH(max)=0.4mA 4、输出特性 TTL反相器低电平输出特性 IOL(max) 前后级之间电流的联系 ? 前级输出为 高电平时 前级(驱动门) 后级(负载门) 前级流出 电流IOH(拉电流) 1 发射结反偏,输入电流IIH很小(几十μA) 前级输出为 低电平时 前级(驱动门) 后级(

您可能关注的文档

文档评论(0)

118压缩包课件库 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档