EDA实用技术 宋嘉玉 孙丽霞 第四章新.pptVIP

  • 3
  • 0
  • 约3.54万字
  • 约 143页
  • 2015-12-15 发布于广东
  • 举报

EDA实用技术 宋嘉玉 孙丽霞 第四章新.ppt

第4章 硬件描述语言VHDL 4.1 概述 4.2 VHDL的基本结构 4.3 VHDL的基本知识 4.4 VHDL的基本语句 4.5 VHDL设计举例 4.6 VHDL程序设计进阶 4.7 设计实例 4.8 其它硬件描述语言简介 4.1 概述 VHDL(VHSIC Hardware Description Language)是一种用于数字系统的设计和测试的硬件描述语言,是超高速集成电路硬件描述语言。 VHDL已成为电路设计的文档记录、设计描述的逻辑综合、电路仿真的标准,主要优点如下。 1.是IEEE的一种标准,语法比较严格,便于使用、交流和推广。 2.具有良好的可读性,既可以被计算机接受,也容易被人们所理解。 3.可移植性好。对于综合与仿真工具采用相同的描述,对于不同的平台也采用相同的描述。 4.描述能力强,覆盖面广。支持从逻辑门层次的描述到整个系统的描述。 5.是一种高层次的、与器件无关的设计。设计者没有必要熟悉器件内部的具体结构。 简介--背景 美国国防部在80年代初提出了VHSIC(Very High Speed Integrated Circuit)计划,其目标之一是为下一代集成电路的生产,实现阶段性的工艺极限以及完成10万门级以上的设计,建立一项新的描述方法。1981年提出了一种新的HDL,称之为VHSIC Hardw

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档