- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
二、用VHDL描述四位串行输入、并行输出移位-长沙民政职业技术学院
第十二讲 移位寄存器设计 主讲人:方跃春 长沙民政学院电子信息工程系 内容: 一、移位寄存器及其分类二、用VHDL描述四位串行输入、并行输 出移位寄存器 三、用VHDL描述四位并/串行输入、并行 输出的移位寄存器 问题思考 怎样实现4bit串行(serial)输入数据转换成并行(parallel)输出? 采用四个D触发器实现四位数据的串并转换 一、移位寄存器及其分类 1、移位寄存器:具有存放数码并使数码逐位右移或左移的电路称作移位寄存器。 2、分类: (1)按数码移动方向分: 左移;右移。 (2)按数码输入、输出方式分: 串行输入串行输出、串行输入并行输出 并行输入串行输出、并行输入并行输出 二、用VHDL描述四位串行输入、并行输出移位寄存器 二、用VHDL描述四位串行输入、并行输出移位寄存器 四位串行输入、并行输出移位寄存器程序: LIBRARY ieee; USE ieee.std_logic_1164.all; ENTITY shift4_v IS PORT(Di, Clk,ENA : IN STD_LOGIC; Q : OUT STD_LOGIC_VECTOR(3 DOWNTO 0) ); END shift4_v ; ARCHITECTURE a OF shift4_v IS Signal tmp : STD_LOGIC_VECTOR(3 DOWNTO 0); BEGIN PROCESS (Clk) BEGIN IF (ClkEvent AND Clk=1) THEN IF ENA=1 THEN tmp(3)=Di; FOR i IN 1 TO 3 LOOP tmp(3-i)=tmp(4-i); END LOOP; END IF; END IF; END PROCESS; Q(3)=tmp(3); Q(2)=tmp(2); Q(1)=tmp(1); Q(0)=tmp(0); END a; 三、用VHDL描述四位并/串行输入、并行输出的移位寄存器 脉冲输入:Clk 移位控制端:Sh 并行装载端:Load 串行数据输入:Di 并行数据输入:D[3..0] 并行数据输出:Q[3..0] 四位并/串行输入、并行输出的移位寄存器程序: LIBRARY ieee; USE ieee.std_logic_1164.all; ENTITY shift4_1v IS PORT(Di, Sh,Clk,LOAD : IN STD_LOGIC; D : IN STD_LOGIC_VECTOR(3 DOWNTO 0); Q : OUT STD_LOGIC_VECTOR(3 DOWNTO 0)); END shift4_1v ; ARCHITECTURE a OF shift4_1v IS Signal tmp : STD_LOGIC_VECTOR(3 DOWNTO 0); BEGIN PROCESS (Clk) BEGIN IF (ClkEvent AND Clk=1) THEN IF Sh=1 THEN tmp(3)=Di; FOR i IN 1 TO 3 LOOP tmp(3-i)=tmp(4-i); END LOOP; ELSIF LOAD=1 THEN FOR i IN 0 TO 3 LOOP tmp(3-i)=D(3-i); END LOOP; END IF; END IF; END PROCESS; Q(3)=tmp(3); Q(2)=tmp(2);Q(1)=tmp(1);Q(0)=tmp(0); END a; 总结: 1、移位寄存器是数据通信电路中常用的逻辑电路,有串入-串出、串入-并出、并入-串出、并入-并出等工作方式。 2、用VHDL描述移位寄存器可用IF语句来描述,编译后会生成若干位触以器。 作业: 1、用VHDL描述八位并/串行输入、并行输出的移位寄存器,写出完整程序。 2、若要增加异步清零功能,又怎样描述?修改程序。 * * Di:1 0 1 1 . . . 1 1 0 1 Q3 Q2 Q1 Q0 串-并转换 · · · · D2 ENA Q2 CP D1 ENA Q1
您可能关注的文档
最近下载
- 妊娠期哺乳期合理用药考核试题及答案(含抗菌药物).docx VIP
- 血液透析耗材业化建设环评报告.pdf VIP
- 《智能网联汽车高快速路测试技术规范》DB31T 1566-2025.docx VIP
- I如何设置WiFi密码才不会被WiFi万能钥匙破解.doc VIP
- 初中数学几何模型大全+经典题型(含答案).pdf VIP
- 静脉输液操作常见并发症的预防及处理规范.pdf VIP
- 虚拟仿真实验教学资源开发指南.pptx VIP
- 慢性肾功能不全护理查房.pptx VIP
- 2025年国培卫健、粤医云2月份基层护理培训项目考核答案(全).docx VIP
- 2025年宜昌市秭归县公开招聘5名社区专职工作人员 (网格员)笔试备考题库及答案解析.docx VIP
文档评论(0)