- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第二章 逻辑门电路 在数字电路中,实现某种逻辑运算的电路称为逻辑门电路。主要由二极管、晶体管和MOS管构成 。 2.1 开关元件的开关特性 二极管的开关特性 二极管的开关特性表现在导通与截止两种不同状态之间的转换过程。 2. 晶体管的开关特性 晶体管可看成一个由基极电流控制CE之间的无触点开关,晶体管截止时,开关断开,饱和时,开关闭合。 2.2 基本逻辑门电路 与门电路 UA=UB=0V UF=UA(或UB) +0.7 V = 0.7 V UA(或UB)=3V,U B (或UA)=0V UF= UB+0.7V= 0.7 V UA=UB=3V UF =UA(或UB)+0.7V=3.7 V 如果将高于3V电平代表逻辑1,低于0.7V电平代表逻辑0,将上述结果画在同一表中。 2. 或门电路 UA=UB=0V UF=UA(或UB) - 0.7 V = -0.7 V UA(或UB)=3V,U B (或UA)=0V UF= UA - 0.7V= 2.3 V UA=UB=3V UF =UA(或UB) - 0.7V=2.3 V 如果将高于2.3V电平代表逻辑1,低于0V电平代表逻辑0,将上述结果画在同一表中。 3. 非门电路 UA=0V UF=3 V UA=3V UF= UC = 0.3 V 如果将高于电平3V代表逻辑1,低于0.3V电平 代表逻辑0,将上述结果画在同一表中。 4. 复合逻辑门 由基本逻辑门组成的逻辑电路称为复合逻辑门。常用的有与非门、或非门、异或门和同或门。其特征为: 5. 正逻辑和负逻辑 在数字电路中,通常用电路的高电平和低电平来分别代表逻辑1和逻辑0,在这种规定下的逻辑关系称为正逻辑。反之称为负逻辑。 对于一个数字电路,既可以采用正逻辑,也可采用负逻辑。同一电路,如果采用不同的逻辑规定,那么电路所实现的逻辑运算是不同的。 例1:已知三输入与非门中输入A、B和输出F的波形如图所示,请在(1)~(5)波形中选定输入C的波形 。 解:满足入全1,出为0的有 (1)、(2)、(3); 同时满足入有0,出为1的有 (1)~(5)。 所以(1)、(2)、(3)都可作为输入C的波形 。 例2:己知两输入与非门的输入波形如图A和B 所示,请在(1) ~(4)波形中选择输出F的波形。如果B=0,输出F波形如何 ? 解:满足入全1,出为0的有 (2)、(4); 同时满足入有0,出为1的有 (2) 。 所以 (2) 是输出F波形。 还有其它方法吗 例3:逻辑门的输入端A、B和输出波形图所示,请列出真值表,写出逻辑门的表达式。 解: A B F 0 0 0 0 1 1 1 0 1 1 1 × F=A+B 或 2.3 TTL数字集成逻辑门电路 TTL是晶体管——晶体管逻辑(Transistor一Transistor Logic)电路的简称。在TTL门电路中,输入和输出部分的开关元件均采用三极管(也称双极型晶体管),因此得名TTL数字集成电路。 TTL电路在中、小规模集成电路方面应用广泛。TTL 电路的基本环节是与非门,本节先介绍TTL与非门的工作原理及参数,然后介绍集电极开路TTL与非门和TTL三态门等。 一. 基本TTL与非门工作原理 1. 输入至少有一个为低电平0.3V UA=0.3V,UB1= UA+UBE1=1V, T2和T4不足以导通而截止 。 UCC通过R2向T3提供基极电流,使T3和D3导通,UR2≈0, UO=UCC-UBE3-UD3=3.6V (高电平) ,实现输入有0,输出为1的逻辑关系。 2. UA=UB=3.6V(高电平) UCCR1 R3使T2和T4饱和导通,T1的UB1=3×0.7=2.lV,T1的发射结处于截止状态,而集电结处于导通状态。T1倒置运用,UC2=UCE2+UBE4 =0.3+0.7 =1V,使T3和D3截止,故UO= 0.3V, 二. TTL与非门的技术参数 1.电压传输特性 AB段截止区 UI<0.6V时,T1导通UB1小于1.3V,T2和T4截止,而T3和D3导通,UO=3.6V。 BC段线性区 UI=(0.6~1.3V),UB2在0.7~1.4V之间,,T2导通
文档评论(0)