复杂可编程逻辑器件及其在数字交换机中的应用.pdf.pdfVIP

复杂可编程逻辑器件及其在数字交换机中的应用.pdf.pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
信息技术 InformationTechnology 复杂可编程逻辑器件及其在数字交换机中的应用 王 佳 唐志凌 ([1】江西联创通信有限公司 江西 ·南昌 330096; [2]重庆工商职业学院 重庆 400052) 摘 要 复杂可编程逻辑器件(CPLD)是一种半定制逻辑电路。这种电路使得人们在实验室里就可以设计出大规模 专用集成电路(ASICo本文将针对AMD公司的MACH系列CPLD的结构特点进行分析,并介绍其在专用数字交 换机 中,设计AM调制方式下的关键芯片。 关键词 CPLD 数字交换机 △M调制 中图分类号:TP21l 文献标识码:A ComplexProgrammableLogicDevicesandItsApplicationinDigitalSwitches WANGJia[1】.TANGZhiling ([1】JiangxiLianchuangTongxinCo,Ltd,Nanchang,Jiangxi330096; 2【]ChongqingTechnologyandBusinessInstitute,Chongqing400052) Abstract Complexprogrammablelogicdevice(CPLD)isasemi-customlogiccircuits.ThiscircuitmakesitinthelabCall designalarge—scaleapplicationspecificintegratedcircuit(ASICs).Thearticlewillfocusonthestructuralchraacteristicsof AMD’SMACH seriesCPLDs,anddescribesitsdedicateddigitalswitch,thekeychipdesign△ M modulationmode. Keywords CPLD;digitalswitches;△ M modulation 0前言 接到所要求的PAL块,对于返回到同一个PAL块本身的反馈 复杂可编程逻辑器件 (CPLD)是设计最新一代数字系统 信号也必须经过开关矩阵。正是这种互连机制保证了MACH 的逻辑器件。CPLD实际上是一种 “与一或”两级结构器件。 器件中个PAL之间的相互通讯都具有一致的、可预测的延时。 其最终逻辑结构和功能由用户编程决定,兼有标准逻辑器件 结构图如图 l。 和半定制逻辑器件的优点。它具有可现场编程的特点,提供 了几乎立即的可定制性,自CPLD器件问世以来,它经历了四 个发展阶段,工艺采用CMOS、1vrL、ECL技术,器件结构类型 有 PROM、EPROM、EEPROM、PAL、GAL、LCA、PWL等。 CPLD器件所追求的目标是向着更高速、更高密度、更强功能、 更灵活的方向发展。而CPLD正是这种发展的最新成果。 lCPLD的结构特点 AMD公司生产的MACH(MacroArrayCmosHi2h—den- sity)~件是一种常用的CPLD,目前有MACH1、2、3、4和5个 系列,其规模从32—5l2个宏单元,延时tpd从20ns--50ns,封 图1 MACH器件结构图 装为44—352个引脚。MACH器件具有连续式的内部连线结 PAL块可以视为芯片内独立的PAL器件。只有通过开关 构,可以预知内部逻辑的定时关系,容易清除竞争险象,便于 矩阵,各PAL块之间才能通讯。每个PAL块有乘积项阵列、 设计使用。MACH器件采用CMOS电可擦除工艺制造,有两 逻辑分配器、宏单元和YO单元组成。每四个输入乘积项组成 种编程方法:一种需要在编程器上对器件编程;另一种可在系 一 个乘积项族 (ProductTermC

文档评论(0)

yingzhiguo + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:5243141323000000

1亿VIP精品文档

相关文档