网站大量收购独家精品文档,联系QQ:2885784924

FPGA设计中的时序分析和约束研究.pdf

  1. 1、本文档共3页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
全国第篓嚣主等囊釜理联合学术会议舣集 。4, 曼曼曼曼曼曼曼!曼曼曼曼曼曼曼曼皇曼璺曼曼窒!曼!!!苎!!曼曼曼曼鼍曼舅舅曼舅曼I————.I 6.30 FPGA设计中的时序分析和约束 王冠 夏宇闻 摘要:在进行数字电路系统的设计时,时序是否能够满足要求直接影响着电路的功能和性能。本文首先讲 解了时序分析中重要的概念,并将这些概念同数字系统的性能联系起来,最后结合FPGA的设计指出了时序约 束的内容和时序约束中的注意事项. 关键字:FPGA,时序分析,时序约束 时序分析中的重要概念 在数字系统中有两个非常重要的概念:建立时间和保持时间,其示意图如图1所示。一个数字系统能否 正常工作跟这两个概念密切相关。只有建立时间和保持时间都同时得到满足时,数字系统才能可靠的、正常 的工作。 TSTh }.}--}如 CIk |盯_ D Q L厂————] 图1 建立时问(Ts)和保持时间(Th) 一种电压的中间态,假设寄存器的输出电压大于3V判决为逻辑1,小于0.3V判决为逻辑0,那么电压处于0.3V 到3V之问并且能够短时问稳定的状态就是皿稳态。寄存器在进入亚稳态一段时间后会回复到正常的状态,但 是有可能回到逻辑1的状态,也有可能回到逻辑0的状态。这种不确定性就有可能引起数字系统的错误。 建立时间和保持时间是一个寄存器的固有属性,是由其内部的结构、工艺等因素决定的,因而在进行数 字系统设计时只能通过改变电路结构使其满足建立时间和保持时间的要求,而不能改变建立时间和保持时间 的值。 二、建立时间和保持时间对电路性能的影响 首先来看一个典型的同步数字系统的示意图,见图2。 344 6.综合信息应用技术 Tdelav dl 02 clk 图2 典型的同步数字系统 在图2中,FFI和FF2代表两个寄存器,在两个寄存器中间存在组合逻辑。同步的数字系统正是由许多 的寄存器,以及寄存器中间的组合逻辑构成的(也包括寄存器间的直接连接)。 显然,如果要数字系统正常工作,每个寄存器的建立时间和保持时间都必须得到满足。假设时钟信号clk 到达所有寄存器的时间相同,图3画出了这两个寄存器间的时序关系。 TcIOCk CIk Dl Q1 D2 卜一—卜——————————■hI ’ T2 ThT2。TcIk2q+Td。吣 图3 FFI到FF2的时序图 从图中可以看到,如果要FF2的建立时间和保持时间得到满足,必须要满足以下公式: TsT1=ToI。k—Tclk2q—Td。l。y (1) ThT2=TcIk2q+Td。J。y (2) 效沿到输出的时间),Td。J。,为两个寄存器之间的组合逻辑延时。 从公式(1)中可以看出,建立时1.q是否能得到满足取决于3个参数:时钟周期、寄存器传输延时 全国第篓嚣主等曩篆理联合学术会议论文集

您可能关注的文档

文档评论(0)

带头大哥 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档