《数字电子技术》(石油大学版)第三章TTL逻辑门电路课件.pptVIP

《数字电子技术》(石油大学版)第三章TTL逻辑门电路课件.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
(2)对于或非门及或门,多余输入端应接低电平,比如直接接地;也可以与有用的输入端并联使用。 4.4.2 二-十进制编码器 用4位二进制代码对0~9一位十进制数进行编码的电路,称为二-十进制编码器 例: 设计一个二-十进制编码器,它能将,I1,……I910 I0个输入信号编成8421BCD码输出.用与非门实现 解:(1) 分析设计要求,列出功能表 该编码器有10个输入端,分别用I1,……I9表示,有编码请求时,输入信号用1表示,没有时用0表示,根据 =10 可求得n=4,故有4个输出端,分别用Y0,Y1,Y2,Y3表示,由此可列出功能表 (2) 根据功能表写出逻辑函数表达式,并变换与非表达式 (3) 画逻辑图 2 2 1 1 1 1 1 1 1 1 1 Y Y Y 0 1 Y 3 I 1 I I I I I I I I 2 3 4 5 6 7 8 9 & & & & 4.4.3 优先编码器 前面讨论的编码器存在一个严重的缺点,就是输入的编码信号是互相排斥的,否则,输出的二进制代码会发生混乱.在优先编码器中不存在这些问题,它允许有多个输入信号同时请求编码,但电路只对优先级别最高的信号进行编码,这样的逻辑电路称为优先编码器 例:设计一个二-十进制优先编码器 解:(1) 分析设计要求,列出功能表 该编码器有10个输入端,分别用I0~I9表示,有编码请求时用1表示,没有时用0表示.其中I9的优先级别最高,I0优先级别最低,由此可列出功能表 (2) 根据功能表写出输出逻辑函数表达式 (3) 画逻辑图 集成10线-4线优先编码器 4.5 译码器 将具有特定意义的二进制代码转换为相应信号输出的过程称为译码.实现译码功能的电路称为译码器. 译码器输入的为二进制代码,输出的为对应输入二进制代码的特定信号,根据需要,输出信号可以是脉冲,也可以是电平. 常用的译码器主要有二进制译码器,二-十进制译码器,显示译码器等.若译码器有3个输入端8个输出端,称为3线-8线译码器;若有4个输入端10个输出端,称为4线-10线译码器,其余依此类推 4.5.1 二进制译码器 将输入二进制代码的各种组合按其原意转换成对应信号输出的逻辑电路称为二进制译码器 一 例:设计一个3位二进制代码译码器 解:(1) 分析设计要求,列出功能表.设输入3位二进制代码A1,A2,A3.共有8种组合,所以有8个输出端,用Y0,Y1,……Y7,表示,输出高电平1有效.由此可列出功能表 (2) 根据功能表写出输出逻辑函数式为 8个输出函数为8个不同的最小项,它实际上是3位输入二进制代码变量的全部最小项.因此,二进制译码器又称为全译码器 (3) 画逻辑图 二、集成二进制译码器74LS138 16 15 14 13 12 11 10 9 74LS138 1 2 3 4 5 6 7 8 V CC Y 0 Y 1 Y 2 Y 3 Y 4 Y 5 Y 6 A 0 A 1 A 2 G 2A G 2B G 1 Y 7 GND 74LS138 Y 0 Y 1 Y 2 Y 3 Y 4 Y 5 Y 6   Y 7 A 0 A 1 A 2 ST B ST C ST A Y 0 Y 1 Y 2 Y 3 Y 4 Y 5 Y 6   Y 7 A 0 A 1 A 2 ST B ST C ST A (a) 引脚排列图 (b) 逻辑功能示意图 CT74LS138DE 8个输出为8个最小项的反函数 二 三态输出门(TSL门) 国标符号 T 4 A R 1 3k Ω T 3 T 2 T 1 Y R 4 100 Ω + V CC (+5V) T 5 R 2 750 Ω R 3 360 Ω R 5 3k Ω A EN EN Y EN D 电路结构 ①EN=0时,二极管D导通,T1基极和T2集电极均被钳制在低电平,因而T2~T5均截止,输出端开路,电路处于高阻状态。 结论:电路的输出有高阻态、高电平和低电平3种状态。 ②EN=1时,二极管D截止,TSL门的输出状态完全取决于输入信号A的状态,电路输出与输入的逻辑关系和一般反相器相同,即:Y=A,A=0时Y=1,为

文档评论(0)

wxc6688 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档