SoC中多层AHB总线断言验证应用.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
SoC中多层AHB总线断言验证应用

SoC中多层AHB总线断言验证应用   摘要:随着SoC设计复杂程度的不断提高,芯片的功能验证面临的挑战越来越大。断言作为一种描述属性的方法,可以快速地验证设计代码是否满足系统要求。基于断言的验证方法学近年来发展极为迅速,应用也越来越广泛。在基于Multi??layer AHB总线架构上的SoC系统验证过程中,采用System Verilog Assertion验证方法,证明SVA是SoC设计过程中功能验证的一种有效的验证方法。   关键词:断言; System Verilog Assertion; AHB; 验证   中图分类号:TN919??34文献标识码:A文章编号:1004??373X(2011)22??0084??04      Application of Assertion Verification for Multi??layer AHB Bus in SoC   SONG Xiao??ming1, XUE Hong??xi1, LIU Bin2, LI Hong1   (1. School of Electronics Engineering, University of Electronic Science and Technology of China, Chengdu 610054, China;   2. Chengdu institute, Huawei Technologies Co., Ltd., Chengdu 610041, China)      Abstract: With the continuous increase of SoC design complexity, the functional verification for chips is confronted with the challenge. The assertion as a method of the property description can quickly verify whether a design code meets the system requirements. Assertion??based verification methodology develops rapidly in recent years and its applications are increasingly widespread. The System Verilog Assertion as a verification method is adopted in the SoC system verification based on Multi??layer AHB bus architecture. The simulation result proves verifies that System Verilog Assertion is an effective method of the functional verification in SoC design.   Keywords: assertion; System Verilog Assertion; AHB; verification         收稿日期:2011??06??290引言   随着集成电路芯片的规模越来越大,SoC已经成为IC设计的发展趋势。在复杂的SoC系统中,如何高效验证SoC的功能正确性、完备性已经成为芯片是否成功的一个最重要的因素。芯片的功能验证已成为芯片设计的瓶颈,而且业界普遍认为芯片的整个验证工作已经占据了芯片开发周期的70%以上[1],从最初的单元验证到集成验证乃至系统验证,验证面临的挑战是越来越大。   目前的功能验证主要分为基于形式验证的静态功能验证和基于仿真的动态功能验证。形式验证方法是使用数学方法形式化地去证明设计实现部分或者全部满足系统属性的描述。动态验证方法则主要是指仿真,通过对DUT(Design Under Test)施加特定的测试向量,看DUT是否按照系统属性预期的那样出现结果[2]。   1基于断言的验证语言   断言是对设计的属性的描述,又被称为监视器或者检验器,已经被用作一种调试技术的方法,尤其适合于设计中的时序以及因果的逻辑判断。   基于断言的功能验证方法ABV(Assertion Based Verification),将形式验证中的断言技术和基于动态仿真的验证方法结合的一种验证方法。ABV的出现得到广泛的应用,成为先进的设计验证方法学的核心,因为它可以快速定位设计中的缺陷,尤其对于逻辑上的因果行为的验证非常适合。基于断言的验证方法主要的应

文档评论(0)

130****9768 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档