- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于FPGA头盔显示器视频驱动电路设计
基于FPGA头盔显示器视频驱动电路设计
摘 要: 在此介绍一种高性能的LCD型头盔显示器的视频驱动电路设计。实现了高分辨率DVI视频信号的解码、视频图像处理、LCD驱动等功能。采用FPGA作为硬件平台,对视频信号进行处理、对比度/亮度调节、图像扫描方向控制、LCD驱动时序生成以及MINI?LVDS接口实现等。采用专用芯片产生LCD需要的gamma电压值,实现了0.96英寸的液晶屏的驱动。具有显示分辨率高(1 400×1 050)、参数可调节、接口简单、功耗低等特点。最后通过实物测试,验证了该电路功能。
关键字: LCD; 头盔显示器; MINI?LVDS接口; FPGA
中图分类号: TN964?34 文献标识码: A 文章编号: 1004?373X(2014)10?0113?03
Abstract: The video driver circuit design of a high?performance LCD head mounted display (HMD) is introduced in this paper. The high?resolution DVI video signal decoding, video image processing and LCD drive functions were achieved by the circuit. FPGA is taken as the hardware platform for video image processing, contrast/brightness adjustment, image scanning direction control, LCD drive time?sequence generation and MINI?LVDS interface realization and so on. An ASIC is adopted to produce Gamma voltage LCD needs to drive 0.96?inch LCD screen. It has the characteristics of high?resolution display (1 400×1 050), parameter adjustability, simple interface, low?power consumption, etc. The reliability of the circuit functions were verified by physical testing.
Keywords: LCD; head mounted display; MINI?LVDS interface; FPGA
0 引 言
头盔显示器(Helmet Mounted Display,HMD),是一种包含微型图像源(Image Source)及相应光学系统的头戴显示装置。HMD具有质量轻、体积小、功耗低等特点,在航空、医疗、娱乐等领域有着广泛的应用[1]。LCD型HMD集成了视频驱动系统、液晶显示屏、光学子系统等[2]。视频驱动系统包括视频转换、显示辅助控制与LCD驱动,完成的是一个电光转换的过程,它将外部输入的视频信号进行转换处理,显示在LCD上;同时对显示对比度、扫描方向等调整和控制。
1 电路总体设计
本文介绍的HMD采用DVI接口传输视频信号,视频分辨率为1 400×1 050。显示介质采用一款单色0.96英寸LCD显示屏,MINI?LVDS接口方式。 此HMD视频驱动电路功能框图如图1所示。
该电路主要包括电源模块、RS 422通信模块、DVI解码模块、主控制模块(FPGA)、帧存取模块(SRAM)、LCD灰度电压成模块、晶振等部分。
2 硬件电路设计
该电路中主要功能电路的设计如下:
(1) DVI解码电路
DVI解码部分主要完成将输入的分辨率为1 400×1 050的TDMS视频信号转换为数字RGB信号,同时产生相应的行、场同步信号和像素时钟频率信号。本电路采用型号为TFP401A?EP的DVI解码芯片,它是TI 公司Panel Bus平板显示产品系列中的一种TDMS 信号接收芯片。TFP401A?EP可以把来自TMDS发射端的RX(2:0)+/-和RXC+/-四路TMDS差分信号,转化为RGB格式输出[3]。
此芯片有单像素模式和奇偶双像素模式。为了降低系统时钟处理速度,采用奇偶双像素模式。将QE[0:23],QO[0:23],ODCK,DEN,HSYN,VSYN和同步检测SCDT信号到FPGA进行处理。
(2) 视频帧缓存电
原创力文档


文档评论(0)