基于FPGATCPIP网络通信系统设计与实现.docVIP

基于FPGATCPIP网络通信系统设计与实现.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于FPGATCPIP网络通信系统设计与实现

基于FPGATCPIP网络通信系统设计与实现   摘 要: 针对纯软件实现网络通信时必须依赖于操作系统,且易受攻击的缺点,基于FPGA技术,通过控制W5500协议栈芯片的方式设计并实现一个TCP/IP网络通信系统。该系统加入网络断线自动重连功能,并在系统中使用CRC冗余差错检验对数据进行甄别,实现对非法数据的滤除。介绍系统的设计方案,并对系统进行了测试,系统的评价指标为丢帧率、误码率和传输速度。测试结果表明,该系统能对数据进行准确无误的传输,且数据传输速率较高。   关键词: FPGA; TCP/IP网络通信; W5500协议栈; CRC校验; USB; 误码率   中图分类号: TN915?34; TN91 文献标识码: A 文章编号: 1004?373X(2018)08?0005?05   Abstract: In allusion to the disadvantage that the pure software must rely on the operating system for network communication implementation, and is prone to attack, a TCP/IP network communication system based on FPGA technology is designed and implemented by using the pattern of controlling the W5500 protocol stack chip. In the system, the network disconnection automatic reconnection function is added, and the CRC redundancy error check is used to discern the data and achieve the filtering of illegal data. The design scheme of the system is introduced, and the system is tested with the evaluation indexes of frame loss rate, bit error rate and transmission speed. The test results show that the system can transmit data accurately and the data transmission rate is high.   Keywords: FPGA; TCP/IP network communication; W5500 protocol stack; CRC check; USB; bit error rate   目前网络通信在各个领域应用广泛。网络通信使用的协议一般有TCP/IP协议和UDP协议两种。工程运用中,实现网络通信有两种形式,一种是通过纯软件实现,一种是通过硬件实现。纯软件必须依赖于操作系统,容易受到攻击。相对而言,硬件实现直接基于状态机对数据处理,安全性能更好,并且方便从最底层对数据进行甄别。本文设计并实现了一种基于FPGA的网络通信系统[1],该系统使用协议栈芯片W5500[2]实现TCP/IP网络连接,并对数据添加CRC冗余校验以去除非法数据,系统通过USB数据线与上位机?M行通信。本文详细介绍了系统的设计和测试,并对测试结果进行了分析。 1 总体设计方案   本系统由USB模块、CRC校验模块、W5500网络模块组成,各大模块之间使用FIFO[3](First Input First Output)存储数据。在发送部分,上位机通过USB发送数据到FPGA,FPGA对数据进行CRC计算,将计算得到的CRC校验码添加在数据帧后面,然后通过W5500芯片数据发送到阿里云服务器。在接收部分,W5500芯片收到数据存储到FIFO中,FPGA数据进行CRC校验以判断数据是否正确合法,将通过校验的数据通过USB发送到上位机,丢弃没有通过校验的数据。系统总体框架图如图1所示。 2 模块设计   2.1 USB模块   USB模块选用的芯片是CY7C68013,传输模式采用批量传输[4]。批量传输使用批量事务传输数据,适用于数据量很大的场合。USB模块包含固件程序和FPGA控制模块。固件程序用来与上位机进行数据传递,固件设定了USB端口的个数和大小。本系统采用两个三层缓冲的2号和6号端口。2号端口用来发送数据,6号端口用来接收数据。FPGA控制用来协调2个端口的工作模式,因芯片的数据线是16位,需

文档评论(0)

bokegood + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档