网站大量收购闲置独家精品文档,联系QQ:2885784924

低噪声电荷泵锁相环与设计-电子与通信工程专业论文.docx

低噪声电荷泵锁相环与设计-电子与通信工程专业论文.docx

  1. 1、本文档共62页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
低噪声电荷泵锁相环与设计-电子与通信工程专业论文

华 华 中 科 技 大 学 硕 士 学 位 论 文 I I 摘 要 电荷泵锁相环是一种应用范围非常广泛的电路,它是时钟数据恢复电路的基础。 目前,随着集成度的提高、电源电压的不断降低,对电荷泵锁相环的噪声性能提出 了更高的要求。低噪声设计逐渐成为一个难点和前沿课题。为了降低锁相环输出的 噪声,论文主要从三个方面来做工作:首先是从电路结构上对传统电路进行改进, 如设计低噪声的压控振荡器、无死区的鉴频鉴相器、低毛刺的电荷泵等;然后,要 降低电荷泵锁相环的输出噪声,还可以从优化环路带宽着手,环路带宽的选取不同, 从很大程度上影响了电荷泵锁相环的噪声性能;最后,优秀的版图设计同样可以降 低电荷泵锁相环的噪声。 本论文在研究二阶电荷泵锁相环的线性模型基础上,分析了环路的稳定性,并 对电荷泵锁相环的各功能模块相位噪声进行建模,为低噪声锁相环提供理论依据。 在电路上,根据设计低噪声锁相环的要求,本论文讨论了压控振荡器结构的选择、 环路级数的选择、以及每一级差分对的负载的线性度对系统噪声的影响。并根据压 控振荡器的噪声理论对压控振荡器进行低噪声设计和噪声性能的进一步改善;还根 据消除鉴相死区的要求设计了高性能的鉴频鉴相器;以及从消除电荷泵的非理想效 应出发设计了低毛刺的电荷泵。最后,通过优化环路带宽,使电荷泵锁相环的噪声 性能得到进一步的改善。 本论文采用 SMIC 0.25 μm 工艺设计的新的结构的压控振荡器相比于传统的压控 振荡器相位噪声降低了 20dB;文章中还设计了一种低毛刺的电荷泵,它比传统的电 荷泵的毛刺低 23dB,从这些仿真结果中可知,达到了设计低噪声电荷泵锁相环的目 的。 关键词:电荷泵锁相环 低噪声 环路参数 压控振荡器 II II Abstract The charge-pump PLL is a kind of circuit which is widely applied , it is the basis of clock data recovery circuit . Now, with the increase of integration level and lower voltage, a higher request to charge-pump phase-locked loop about the noise performance has been put forward. Low-noise design gradually becomes a difficulty and new frontiers. In order to reduce the output noise of PLL, we mainly work in three aspects: first of all, we improve the traditional circuit from the circuit structure, such as design low-noise vco、 no-dead zone PFD,low-spur charge pump etc; then, in order to reduce noise of the charge-pump phase-locked loop, we can start from optimization for loop bandwidth, the noise performance of charge-pump phase-locked loop is showed different according to different bandwidth;finally, excellent layout design can also reduce noise of the charge-pump phase-locked loop. This thesis studies the linear model of second order charge-pump phase-locked loop ,based on it, the stability of the loop is analyzed and a noise model is made to every function module of charge-pump phase-locked loop . It provides theory basis for designing low-noise from structure and loop parameter. In circuit structure , according to requireme

您可能关注的文档

文档评论(0)

peili2018 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档