MPEG2_DS3双适配系统的设计与研究.docxVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
MPEG2_DS3双适配系统的设计与研究

原创性声本人郑重声明:所呈交的学位论文,是本人在导师的指导下, 原创性声 本人郑重声明:所呈交的学位论文,是本人在导师的指导下, 独立进行研究所取得的成果。除文中已经注明引用的内容外,本 论文不包含任何其他个人或集体已经发表或撰写过的科研成果。 对本文的研究作出重要贡献的个人和集体,均己在文中以明确方 式标明。本声明的法律责任由本人承担。 论文作者签名:筠孳冯虹 日 期:7Q也军皇异彳厨 关于学位论文使用授权的声明 本人完全了解山东大学有关保留、使用学位论文的规定,同 意学校保留或向国家有关部门或机构送交论文的复印件和电子 版,允许论文被查阅和借阅;本人授权山东大学可以将本学位论 文的全部或部分内容编入有关数据库进行检索,可以采用影印、 缩印或其他复制手段保存论文和汇编本学位论文。 (保密论文在解密后应遵守此规定) 、l h/ 论文作者签名:茗纬享坞争导师签名:二型翌丛=日 期:一 hf阵娴砷日 山东大学硕士学位论文目录 山东大学硕士学位论文 目录 摘 要 ..I ABSTRACT .II 第1章绪论 1 1.1.国内外发展现状 .1 1.2.课题的意义及背景 2 1.3.课题的研究内容 2 第2章数字电视原理与DS3标准 5 2.1.数字电视原理 5 2.1.1.数字通信系统原理 ~5 2.1.2.数字电视标准 。5 2.1.3.MPEG.2标准 6 2.1.4.传输流标准 。7 2.1.5.ASI接口标准 .10 2.2.SDH标准 11 2.3.DS3标准 .13 2.4.本章小结 .14 第3章适配系统的总体设计 .15 3.1.设计要求 .15 3.2.系统的总体框图 15 3.3.VIRTEx.5系歹0 FPGA ..17 3.4.本章小结 .17 第4章适配系统发送端设计 .18 4.1.发送端数据ASI接口方案 .19 4.2.发送端异步FIFO设计 19 4.3.发送端速率匹配方案 。22 4.4.DS3成帧模块 ..22 山东大学硕士学位论文4.4.1.开销的处理过程 山东大学硕士学位论文 4.4.1.开销的处理过程 .25 4.4.2.净荷区的处理过程 j 26 4.5.PCR校正模块 29 4.5.1.PCR校正原理 .29 4.5.2.PCR校正过程 .30 4.6.本章小结 .32 第5章适配系统接收端设计 .33 5.1.DS3帧的同步定位处理 33 5.1.1.子帧同步定位处理 34 5.1.2.复帧同步定位处理 .35 5.1.3.子帧同步和复帧同步的逻辑合理化处理 ..36 5.2.DS3解帧过程 37 5.3.开销处理和奇偶校验 .38 5.4.净荷处理 38 5.4.1.TS包同步 39 5.4.2.空包删除模块 一40 5.4.3.速率匹配模块 40 5.4.4.切换逻辑模块 .41 5.4.5.ASI信号生成模块 ..42 5.4.6.8B/1 0B编码 .43 5.5.本章小结 .46 第6章适配系统的支撑模块设计 .47 6.1.DS3接口的硬件设计 ..47 6.1.1.芯片介绍 47 6.1.2.物理通道的实现 .48 6.1.3.芯片的控制设置 一50 6.1.4.芯片的访问时序逻辑 .52 6.1.5.适配系统的故障兼容功能 59 6.1.6.适配系统的人机接口 60 山东大学硕士学位论文6.2.全局时钟模块(CLOCK模块)设计 山东大学硕士学位论文 6.2.全局时钟模块(CLOCK模块)设计 62 6.2.1.FPGA内部主时钟CLKlOO 63 6.2.2.DS3154芯片接收端恢复时钟RCLKl A 63 6.2.3.DS3成帧时钟CLK44736 ..63 6.2.4.时钟CLK27、CLK270 .63 6.3.本章小结 64 第7章测试结果和结论 ..65 7.1.DS3154芯片的设置和读取时序实际测试结果 66 7.2.发送端实际测试结果 。 68 7.3.Ds3子帧同步、复帧同步时序实际测试结果 ..70 7.4.接收端DS3码流的实际测试结果 .73 7.5.PCR抖动处理结果 ... 75 7.6.本章小结 ..75 第8章全文总结与展望 ..76 8.1.全文工作总结 ..76 8.2.后续研究展望 77 参考文献 .78 致谢 .82 攻读硕士学位期间发表的论文及获得的专利 83 山东大学硕士学位论文CoNTENTS 山东大学硕士学位论文 CoNTENTS ABSTRACT .. . 。 . II CHAP’I’ER l IN’I’RoDUC’l‘IoN .1 1.1.The development atmome and abroad - .1 1.2.Background and significance of the subject 2

文档评论(0)

186****0507 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档