- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
自适应跟踪系统 下面是采用ASIC芯片技术对DES加密算法的三次挑战。 第一次挑战 97年1月28日,美国的RSA数据安全公司在RSA安全年会上公布了一项“秘密密钥挑战”(Secret-Key Challenge)竞赛,悬赏$10000用于攻破密钥长度为56 bits的DES算法。 美国克罗拉多州的程序员Rocke Verser从97年3月13日起,用了96天的时间,在Internet上数万名志愿者的协同工作下,于6月17日成功地找到了DES的密钥,获得了RSA公司颁发的$10000的奖金。其后有人利用一组大的计算机网络,用了39天破解DES. FPGA技术在解密技术中的应用 第二次挑战 98年7月17日电子边境基金会(EFF) 使用一台25万美元的电脑在56小时内破解了56位数据加密标准(DES). DES第三次挑战成功 1998年12月22日,RSA数据安全公司发起在99年会议对DES的第三次挑战,开始日期是99年1月18日,截止日期是99年3月22-23日。 少于24小时奖金一万美圆;少于48小时奖金五千美圆,等于大于56小时奖金一千美圆。 电子边疆委员会用22小时15分钟就宣告完成。特别设计的超级计算机“Deep Crack,” 相当于10000台PC连网,每秒测试2450亿个密钥。 一块线路板 一个AWT定制的DEEP CRACK 芯片 FPGA芯片数量对解密速度的影响 Xilinx公司采用新架构—ASMBL架构(面向应用的组合模块架构) Virtex-Ⅳ FPGA ,90nm工艺,内嵌18k位RAM/ROM、多DSP的时钟500MHz, 256GMAC/s带宽,I/O接口串行速率达11Gb/s,内嵌PC405核,工作在450MHz,功耗减小50%。 几个主要的生产FPGA器件公司 ATERA公司的AtratixTMII系列FPGA.AtratixTMII系列FPGA是具有业界首创的自适应FPGA体系, 90nm工艺,高达180K等价逻辑单元(LE)以及9位RAM,1Gb/s 同源I/O,多DSP的时钟370MHz。 Lattice公司在使用130nm工艺时,将不必要的功能削减,从而实现了与90nm 工艺相同的芯片面积。此前Lattice与富士通公司合作生产130nm 和90nmFPGA,并委托后者进行65nm工艺产品的生产。 第三部分 Xilinx技术介绍 一、 Xilinx技术 二、 Xilinx与大学教育 Ross Freeman是Xilinx创始人之一,发明了“现场可编程门阵列”(FPGA)这种新型可编程逻辑。 Bernie Vonderschmitt是Xilinx创始人之一,提出了“无工厂”半导体这一创新理论。 一、 Xilinx技术 Xilinx创始人 2010 创收18 亿美元,在半导体行业可编程逻辑器件 领域占有 50% 以上的市场份额。 Revenue by calendar quarter Xilinx收入情况 25x18 DSP SliceHigher Precision 550 MHz Clock Management DCM (precision synthesis) + PLL (Low jitter) Second Generation Triple-oxide, Advanced 65nm Process, 1 Volt Core, Strained Silicon Low Power ExpressFabric? Real 6-input LUT, Up to 330,000 Logic Cells 30% Higher Performance 2nd Generation Sparse ChevronSuperior Signal Integrity mp ASSP SRAM ASIC FLASH 3.3V SelectIO with ChipSync 1.25 Gbps LVDS, 800 Mbps Single-Ended Virtex-5 Virtex-4 ExpressFabric? New Interconnect ArchitectureEnhanced Routing 3.2 Gbps Serial TransceiversLowest Power DCM DCM PLL 36Kbit Dual-Port Block RAM / FIFO with ECCHigher Bandwidth FPGA Industry’s First Built-in PCIe Ethernet Blocks Protocol Support S
您可能关注的文档
- 单片机原理及应用系统设计第3章 STC单片机的指令系统.ppt
- 单片机原理及应用系统设计第4章 Keil μvision集成开发环境.pptx
- 单片机原理及应用系统设计第5章 IO口的配置与应用.pptx
- 单片机原理及应用系统设计第6章 中断系统.pptx
- 单片机原理及应用系统设计第7章 定时器计数器.pptx
- 单片机原理及应用系统设计第8章 串行口通信.pptx
- 单片机原理及应用系统设计第9章 同步通信.pptx
- 单片机原理及应用系统设计第10章 AD转换.pptx
- 单片机原理及应用系统设计第11章 STC15系列单片机的PCA模块.pptx
- 单片机原理及应用系统设计第12章 IAP15W4K58S4单片机的 PWM模块.pptx
文档评论(0)