2.1.4 CISC和RISC的控制器计算化学.pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
微处理器体系与结构及关键设计技术 CISC与RISC体系结构 CISC和RISC的设计策略 CISC和RISC的指令集差别 CISC和RISC的数据通路 CISC和RISC的控制器 – 微体系结构 – 设计要点 – 比较 屏幕分辨率设为1280*800时下面不作显示 控制器的设计 控制器根据指令译码结果和当前状态决定在什么时间、 根据什么条件、发出什么命令、做什么操作:  生成时序控制信号  生成指令执行所需的控制信号  响应各种中断或异常事件请求 按照微控制命令的形成方式,控制器可分为随机逻辑和微程序两种 基本类型 屏幕分辨率设为1280*800时下面不作显示 随机逻辑控制器的基本原理(体系结构) 随机逻辑(硬连逻辑)体系结构用布尔逻辑函数来表示控制单 元的输入和输出之间的关系。 指令预处理 时序部件 屏幕分辨率设为1280*800时下面不作显示 随机逻辑CPU的设计要点 (硬件特点) 一. 最小化逻辑门数目 最重要的目的 优化硬件逻辑、尽可能地少用触发器 二.优化硬件时序 逻辑门级数最小化; 建立并行通路以满足时序约束(增加逻辑) 三.简化指令集 逻辑简单、寄存器数量少 RISC 屏幕分辨率设为1280*800时下面不作显示 微码控制器的工作原理 在微码结构中,控制单元的输入和输出之间的关系被视为一个存储系统。 指令预处理 时序部件 屏幕分辨率设为1280*800时下面不作显示 微码CPU的设计要点(硬件特点) 一.建立硬件体系结构,保证其具备执行必 要基本功能步骤的功能。 二.将指令分割成许多微步骤,转写成微程 序并写入控制存储器。 指令instruction 微程序Micro-program (固件 fireware) 微指令Micro-instruction 微码控制器Microcode controller (核心:定序器sequencer) 2018-9-22 屏幕分辨率设为1280*800时下面不作显示 6/86 微码结构与随机逻辑结构的比较 有缘学习更多+谓ygd3076考证资料或关注桃报:奉献教育(店铺) 一.硬件设计开销 – 随机逻辑CPU的硬件和指令集必须同步进行设计和优化,因此比较 复杂。 – 微码CPU的指令集设计并不直接影响现有硬件,修改指令集并不需 要重新设计新的硬件。 二.性能 – 如果采用相同指令集,则随机逻辑CPU操作会更快。 – 如果执行相同的计算任务,微码CPU能够通过使用更少(但更复杂) 的指令达到更高性能。 – 当系统整体性能受限于存储器的速度时,微码CPU对性能提高的优 势更为明显。 有缘学习更多+谓ygd3076考证资料或关注桃报:奉献教育(店铺) 2018-9-22 屏幕分辨率设为1280*800时下面不作显示 7/86

文档评论(0)

恬淡虚无 + 关注
实名认证
内容提供者

学高为师,身正为范.师者,传道授业解惑也。做一个有理想,有道德,有思想,有文化,有信念的人。 学无止境:活到老,学到老!有缘学习更多关注桃报:奉献教育,点店铺。

1亿VIP精品文档

相关文档