计算机组成原理课堂练习6分章练习第六章.docxVIP

  • 26
  • 0
  • 约2.16千字
  • 约 5页
  • 2021-04-07 发布于天津
  • 举报

计算机组成原理课堂练习6分章练习第六章.docx

课堂练习 1¥D1 ?—个C语言程序在一台32位机器上运行。程序中 定义了三个变量xyz,其中x和z是int型,y为short 型。当x=127, y=?9时,执行赋值语句z二x+y后, xyz的值分别是D 1¥ X=0000007FH,X=0000007FH,X=0000007FH, X=0000007FH, X=0000007FH, X=0000007FH, X=0000007FH, y=FFF9H, z y=FFF9H, z=FFFF0076H y=FFF7H, z=FFFF0076H y=FFF7H, z B. C. D. B2 ?假定有4个整数用8位补码分别表示为Z =FEH, r2=F2H, r3=90H,r4=F8H,若将运算结果存放在一 个8位寄存器中,则下列运算会发生溢出的是田 A. r1 X r2 B. r2X r3 C. r1 X r4 D. r2X r4 3?浮点数加减运算过程一般包括对阶、尾数运算.规 格化、舍入和判溢出等步骤。设浮点数的阶码和 尾数均采用补码表示,且位数分别为5位和7位 (均含2位符号位)。若有两个数X=27X 29/32, Y=25X5/8,则用浮点加法计算X+Y的结果是D A. 00111 1100010 B.00111 0100010 C. 01000 0010001 D.发生溢出 4.Floa谨数据通常用IEEE754单精度浮点数格式表 示。如编译器将float型变量x分配在一个32位浮 点寄存器FR1中,且x=-8.25,则FR1内容是从 A. C104 0000H B. C242 0000H C. C1840000H D. C1C1 0000H 5?假定变量i、f和d的数据类型分别为int. float和 double (int用补码表示,float和double分别用 IEEE754单精度和双精度浮点数据格式表示), 已知i=785, f=1.5678e3, d=1.5 e100o 若在32位 机器中执行下列关系表达式,则结果为“真”的启 (I) i=(int)(float)i (U) f=(float)(int)f (HI) f=(float)(double)f (IV) (d+f)-d= f a.仅 i 和 u b.仅 i 和in c.仅 ii 和in d.仅ngniv 6?下列选项中,描述浮点数操作速度指标的是d A. MIPS B. CPI C. IPC D. MFLOPS 兀某机字长32位,其中1位符号位.31位表示尾数。 若用定点小数表示,则最大正小数为—阻 A. + (1-2?吟 B. + (1 - 2-31) C 2恣 D 231 若浮点数用补码表示.则判断运算结果是否为规 格化数的方法是_0C_? A阶符与数符相同为规格化数 B阶符与数符相异为规格化数 零的表示形式是唯一的。 移码 D反码C 零的表示形式是唯一的。 移码 D反码 9.在机器数中, A原码 B补码 C 10.定点16位字长的字,采用2的补码形式表示时,一个字所能表示的整数范 围是 A 0 A A. -215 ~ +(215 T C. -(215 + 1~ +215 B. -(215 +(215 - 1) D. -215 ~ +215 11.在定点二进制运算器中,减法运算一般通过 ___D__来实 现。D A原码运算的二进制减法器 B补码运算的二进制减法器 C原码运算的十进 制加法器D补码运算的二进制加法器 12.按其数据流的传递过程和控制节拍来看,阵列乘 B法器可认为是_B—o A.全串行运算的乘法器B.全并行运算的乘法器C.串一并行运算的乘法器D.并一 串型运算的乘法器13.已知X为整数,且[X]补则X的十进B制数值 是___B___o A +155 B -01 C -55 D +101 14.在定点运算器中,无论采用双符号 位还是单符号 位,必须有 ,它一般用 —C — 实现。C A.译码电路,与非 门;B编码电路,或非门;C.溢出判断电路,异或门;D移位电路,与或非门; 15.移码表示法主要用于表示 —浮点—数的阶码E,以利于比较两个—指数 —的大小和—对阶—操作。A.浮点B.指数C对阶16.为了运算器的_高速性 ,采用了 __先行 进位,__阵列—乘除法流水线等并行措施。 A.高速性B.先 行C.阵列17.数的真值变成机器码可采用 —原码—表示法,—补码—表示法,— 反码 表示法,移码表示法。A.原码B.补码C.反码18. 一个定点数由 和 两部分组成。根据小 数点位置不同,定点数有 吐屯整数之分。A.符号 位B.数值域C.纯小数 19.按IEEE764标准,一个浮点数由 ,阶码E,尾数m三部分组成。其 中

文档评论(0)

1亿VIP精品文档

相关文档