- 28
- 0
- 约1.17万字
- 约 11页
- 2021-10-17 发布于山东
- 举报
《数字电子技术》课期末考试复习题..
《数字电子技术》课期末考试复习题..
PAGE / NUMPAGES
《数字电子技术》课期末考试复习题..
电子信息工程学院 课程名称《数字电子技术》复习题
得分 评卷人 一、填空题 (每题△△分,共△△分 )
1)逻辑代数中的三种基本的逻辑运算是(与)运算、(或)运算和(非)运算。
2)逻辑变量和逻辑函数的取值只有(0)和( 1)两种取值。它们表示两种相反的逻辑状态。
( 3)与逻辑运算规则能够概括为有 0 出 ( 0),全 1 出( 1)。
( 4)或逻辑运算规则能够概括为有 1 出 ( 1),全 0 出( 0)。
( 5)与非逻辑运算规则能够概括为有( 0)出 1,全( 1)出 0。
( 6)或非逻辑运算规则能够概括为有( 1)出 0,全( 0)出 1。
( 7)二极管从导通到截止所需时间称为(开通)时间。
( 8)OC 门是集电极(开路)门,使用时一定在电源 VCC 与输出端之间外接(电阻) 。
9)在数字电路中,三极管工作在(饱和)状态和(截止)状态。
10)三态输出门输出的三个状态分别为(低电平)、(高电平)、(高阻态)。
11)逻辑代数中三条重要的规则是(代入)规则、(对偶)规则和(反演)规则。
12)化简逻辑函数的主要方法有(代数)化简法和(卡诺图)化简法。
13)逻辑函数的表示方法主要有(函数表达式)、(真值表)、(逻辑)、卡诺图和波形图。
31)编码器按功能不一样分为(二进制)编码器、(二- 十进制)编码器和优先编码器。
32)译码器按功能不一样分为(二进制)译码器、(二- 十进制)译码器和显示译码器。
( 33)8 选 1 数据选择器在所有输入数据都为
1 时,其输出标准与或表达式共有
( 8
)个最小项。
( 34)输入 3 位二进制代码的二进制译码器应有(
8
)个输出端,共输出(
8
)个最小项。
( 35)共阳极 LED 数码管应由输出( 低 )电平的七段显示译码器来驱动点亮。而共阴极
LED数码
管应由输出(
高 )电平的七段显示译码器来驱动点亮。
( 41)二进制数是以( 2 )为基数的计数体系,十进制数是以(
10
)为基数的计数体系,十六
进制是以( 16
)为计数体系。
( 42)十进制数变换为二进制数的方法是:整数部分用(除
2 取余),小数部分用(乘
2 取整)法。
( 43)二进制数变换为十进制数的方法是(各位按权睁开相加)。
( 44)全加器有三个输入端,它们分别为(被加数
)、( 加数
)和相邻低位进位;输出端有两个,
分别为本位和、进位数。
( 45
)数值比较器的功能是比较两组二进制数的大小或相等的电路,当输入
A=1111 和 B=1101 时,
则它们比较得结果为( AB )。
( 51
)触发器拥有两个稳固状态,在外信号作用下这(两个稳固状态)可互相变换。
( 52
)边缘 JK 触发器拥有(置
0 )、(置1
)、( 保持 )和 翻转功能。
( 55
)在一个 CP脉冲作用下,
惹起触发器两次或多次翻转的现象称为触发器的空翻,
触发方式为主
从式或边缘式的触发器不会出现这类现象。
61)关于时序逻辑电路来说,某时辰电路的输出状态不单取决于该时辰的(输入信号),并且还取决电路的(原有状态),所以,时序逻辑电路拥有(记忆)性。
62)时序逻辑电路由(组合逻辑)电路和(储存)电路两部分构成,(储存)电路必不行少。
( 63)计数器按进制分:有二进制计数器、( 十 )进制计数器和随意进制计数器。
64)集成计数器的清零方式分为(异步置零)和(同步置零);置数方式分为(同步置数)和(同步置数)。
( 65)一个
4 位二进制加法计数器的开端计数状态
Q3Q2Q1Q0=1010 ,当最低位接收到
4 个计数脉
冲时,输出的(
1110 )。
72)多谐振荡器没有 (稳固) 状态,只有两个暂稳态状态, 其振荡周期 T 取决于(RC 的值) 。
71)常有的脉冲产生电路有 (多谐振荡器 ),常有的脉冲整形电路有 (单稳态触发器) 、(施密特触
第1页共10页
电子信息工程学院 课程名称《数字电子技术》复习题
发器)。
( 73)施密特触发器拥有回差现象, 又称(电压滞后) 特征; 单稳触发器最重要的参数为 (脉宽)。
( 74)在由 555 准时器构成的多谐振荡器中,其输出脉冲的周期 T 为( 0.7 (R1+R2) C))。
( 75)在由 555 准时器构成的单稳态触发器中,其输出脉冲宽度 t W 为 (1.1RC) 。
81)将模拟信号变换为数字信号,需要经过( 采纳 ) 、(保持)、(量化)、(编码)四个过程。
82)D /A 变换器用以将输入的二进制代码变换为相应(模拟电压)输出的电路。
(
原创力文档

文档评论(0)