网站大量收购独家精品文档,联系QQ:2885784924

微电子概论(第3版)课件5-2-2CMOS数字电路单元电路设计-CMOS有比逻辑和动态电路 .pptx

微电子概论(第3版)课件5-2-2CMOS数字电路单元电路设计-CMOS有比逻辑和动态电路 .pptx

  1. 1、本文档共6页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多

IntroductiontoMicroelectronicsThirdEdition《微电子概论》(第3版)郝跃贾新章史江一

5.2.1静态CMOS电路5.2CMOS数字电路单元电路设计5.2.2CMOS有比电路和动态电路目录

1.有比逻辑特点:电路功能取决于上下拉网络器件尺寸的大小比例,因之得名;上下拉网络不对称,上拉网络采用弱上拉pmos管或者电阻实现优点:减少了晶体管数量,面积小,速度快缺点:有静态电流,功耗大,噪声容限低?有比反相器2输入有比与非门2输入有比或非门?

2.动态电路为了克服nmos电路的静态功耗,兼顾nmos电路的高速特性,使用一个时钟控制的pmos管代替总是导通的pmos管,切短电静态短路电流;工作过程:先充电,后求值。充电阶段,时钟Φ为0,pmos管导通,输出高电平;求值阶段,时钟Φ为1,pmos管关闭,nmos管导通,下拉网络求值

2.动态电路特点:①一旦动态门输出被放电,那么只能在下一次充电操作时才能被充电②求值期间,门的输入最多只能变化一次③动态电路是无比逻辑④动态电路无静态功耗,但总功耗还是明显大于静态逻辑门⑤求值期间或者求值以后,如果下拉网络关断,输出可能处于高阻状态⑥逻辑功能由下拉网络实现,下拉网络和静态CMOS完全一样⑦晶体管数目(N+2)明显少于静态CMOS(2N)

2.动态电路ClkClkIniPDNInjIniInjPDNIniPDNInjIniPDNInj典型动态逻辑:多米诺电路;多级动态电路通过反相器级联,在求值阶段,级联的各级动态逻辑逐级求值

文档评论(0)

balala11 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档