CPLD设计与仿真技术在电子提花圆机上的应用.pdfVIP

CPLD设计与仿真技术在电子提花圆机上的应用.pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
维普资讯 第 18卷 第4期 武 汉 科 技 学 院 学 报 VoI.18NO4 2005年 04月 JOURNALOFW UHAN UNIVERSITY OFSCIENCEAND ENGINEERING Apr.2005 CPLD设计与仿真技术在电子提花圆机上的应用 张建钢 ,吴晓光 ,张成俊 (1武汉科技学院,湖北 武汉430074;2湖北工业大学,湖北 武汉430068) 摘要:本文论述了CPLD技术在 电子提花圆机上的应用.并运用 CPLD-~--m软件的仿真功能对 CPLD技术在 电 子 提 花 圆 机 上 的 运 {亍的 可 靠 性 耳口可 亍性 进 亍了 论 证 . 为 电 子 提 花 圆 机 的 控 靠U提 供 理 论 耳口实 践 依 据 。 关键词:电子提花圆机 :花型数据…:CPLD:仿真 中图分类号:TSl05-33 文献标识码:A 文献编号:1009—5l60 (2005)--000l--03 随着电子工业和集成电路生产工艺技术的飞速发展,电路的设计方法也发生了深刻的变化。传统的元件堆积式的数字 电 路设计模式正 日渐消退,取而代之的是一种全新的数字系统设计 自动化技术(EDA),即用一块 CPLD器件 (Complexprogram— mableLogicDevice)可以代替几十甚至上百块通用IC芯片 。CPLD技术以其开发周期短、投资成本低、设计灵活性强、系 统性能可靠等优势已成为现代数字系统设计的主流技术。文中阐述了在电子提花圆机选针器控制系统中采用CPLD技术完成 了选针动作信号设计的可行性和具体设计方法,充分利用CPLD技术的优势,解决了电脑提花圆机中的高集成度选针控制系 统中选针器集成电路板的设计。本文由教育部、省科技厅攻关项 目科研基金资助 (编号:2003AA102B05)。 lCPLD技术及特点 CPLD技术是一种以计算机作为工作平台,以MAXPLUSII专用软件为开发环境,以硬件描述语言为设计语言,以可编 程逻辑器件为实验载体,以MAX或FLEX芯片为 目标器件,以数字系统设计为应用方向的电子产品th动化设计技术。它在 设计入13方面不仅可 以直接接受符合人们思维习惯的高级硬件描述语言(如VHDL),而且可以接受人们已经习惯的逻辑图输 入。并通过专用CPLD系统工具软件(如MAXPLUSIIQUARTUS等)将其转换成能被可编程逻辑器件(CPLD/FPGA)接受的 数据格式文件,在对该数据文件所构成的系统模型进行功能仿真后,再将此数据下载到一利,支持该技术的超大规模可编程逻 辑器件上,使其真正成为一个具有设计要求的专用超大规模集成电路芯片。用CPLD技术对于一个完整的数字系统芯片的设 计流程包括设计输入、设计综合、设计验证、器件编程、芯片测试等 5个步骤。 (I)设计输入:一般 CPLD系统工具软件(如MAXPLUSII)支持多种设计输入方式,如原理图输入、文本输入、设讣者可 根据具体设计要求进行合理的逻辑分割,确定各设计模块的功能,采用合理的算法完成它们的设计描述、并输入。 (2)设汁综合:这是 电路设计巾的核心环节。在此环节 CPLD系统:[具软件的编译器对设计输入文件进行 4={l=化简、综合、 优化和适配,最后生成编程 fJ『的编程文件 。 (3)设计仿真:CPLD系统工具软件为设计者提供了省时、省力的项 目验证方法:设汁仿真和定时分析。』¨I的足检验lU 路的逻辑功能是否正确,I司时测试 目标器件在最差情况下的时间关系.这个过程对于检验组合逻辑IU路的竞争冒险现象以及 检查时序逻辑电路的时序、延时等指标非常重要。 (4)器件编程:器件编程就足将网表文件配 到相应CPLD或FPGA等 ¨编『程逻辑器件 使起成为 个·设计功能的毒JJ『 集成芯片。 (5)t…~-J..JI试:在 CPLD实验箱一lz,根据 CPLD系统工具软件显示的适配结果,将已编程好的H标器件 I脚分别接到设汁 功能要求的输入输出设备,验证该器件应该实现的逻辑功能是否正确 。殳II功qlgil.确,则完成了牾个流 。 q女稿 日期 :2005—03.12 作者简介:张建钢(I956·),男,教授,研

文档评论(0)

人生新旅程 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档