基于PCIE2.0的物理层弹性缓冲器设计.pdfVIP

基于PCIE2.0的物理层弹性缓冲器设计.pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于PCIE2.0的物理层弹性缓冲器设计.pdf

第 40卷 第 lO期 计 算 机 工 程 2014年 10月 Vo1.40 NO.10 ComputerEngineering Oetober2014 · 体系结构与软件技术 · 文章编号:1000.3428(2014】10.0071.05 文献标识码:A 中图分类号:TN942 基于PCIE2.0的物理层弹性缓冲器设计 郑 乾 ,晏 敏 ,赵建中 ,李 优 ,张 锋 (1.湖南大学物理与微 电子科学学院,长沙 410082; 2.中国科学院微 电子研究所专用集成 电路与系统研究室,北京 100020) 摘 要 :弹性缓冲器是 PCIE,USB等高速串行总线物理层接收器 的重要组成部分 ,用于物理层接收器 中恢复时钟 与本地时钟的频率补偿和相位 同步,对信号的传输质量起着重要作用。基于PCIE2.0协议,采用存储器常半满的 实现方式 ,设计一款深度 、宽度均为 10的弹性缓冲器。该 弹性缓 冲器应用于 PCIE2.0的物理层设计 中,并采用 SMIC55nm CMOS工艺实现。 片测试结果表 明,该弹性缓冲器满 足 PCIE2.0协议的要求,可正常工作于 500MHz的时钟频率下,实现恢复时钟与本地时钟 的频率和相位补偿 ,保证 了接收器正常接收数据。 关键词:弹性缓冲器 ;频率补偿 ;SKP指令集;半满方式;异步FIFO 中文引用格式 :郑 乾 ,晏 敏 ,赵建 中,等 .基于 PCIE2.0的物理层 弹性缓 冲器设计 [J].计算‘机工程 ,2014, 40(10):71—75. 英文 引用格式 :ZhengQian,YanMin,ZhaoJianzhong,eta1.DesignofElasticBufferatPhysicalLayerBasedon PCIE2.0[J].ComputerEngineering,2014,40(10):71—75. DesignofElasticBufferatPhysicalLayerBasedonPCIE2.0 ZHENG Qian’一,YAN Min ‘,ZHAO Jian—zhong ,LIYou ,ZHANG Feng (1.SchoolofPhysicsandElectronics,HunanUniverSity,Changsha410082,China; 2.ASICSystem Department,InstituteofMicroelectronicsofChineseAcademyofSciences,Beijing100020,China) 【Abstract】Elasticbuf~risaveryimportantfunctioninreceiverathigh—speedserialprotocolssuchasPCIExpress (PCIE)andUSB.Therfequencydeltaandphasedeltaaremanagedperfectlytoensuredataintegritybytheelasticbuffer whenbridginglocalclockdomainandrecoveredclockdomain.Thispaperproposeselasticbufferlogicinprimedmethod to satisfy PCIE2.0 protocolspecification.Thewidth and depth oftheelasticbufferareboth 10.Theproposed logicis integratedintoPhysicalLayer(PHY)andimplementedbasedon55 am CMOSprocessofSMIC.TheresulttObe measured wellagreedswith the actualrequirement.Itcanworkwellundertherfequency of500 M Hzand ensuredatato receivedatacorrectly. 【Key

文档评论(0)

月光般思恋 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档