网站大量收购独家精品文档,联系QQ:2885784924

《数字电子技术基础实验》指导书(计算机学院).doc

《数字电子技术基础实验》指导书(计算机学院).doc

  1. 1、本文档共30页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
《数字电子技术基础实验》指导书(计算机学院).doc

北方民族大学 Beifang University of Nationalities 《数字电子技术基础》实验指导书 北方民族大学教务处 北方民族大学 《数字电子技术基础》课程指导书 编著  杨艺 马宏兴 电气信息工程学院 二〇一二年九月一日 目 录 数字电路实验基本知识 4 实验一、基本逻辑门逻辑实验 7 实验二、三态门实验 10 实验三、数据选择器和译码器 13 实验四、一位全加器的设计 16 实验五、触发器 19 实验六、计数器 24 数字电路实验基本知识 一、数字集成电路封装 中、小规模数字lC中最常用的是TTL电路和CMOS电路。TTL 器件型号以74 (或54)作前缀,称为74 / 54系列,如74LS10、74F181、54S86等。中、小规模CMOS 数字集成电路主要是4XXX/45XX ( X代表0—9的数字)系列,高速CMOS电路HC (74HC系列),与TTL兼容的高速CMOS电路HCT (74HCT系列)。TTL电路与CMOS电路各有优缺点,TTL速度高,CMOS电路功耗小、电源范围大、抗干扰能力强。由于TTL在世界范围内应用极广,在数字电路教学实验中,我们主要使用TTL74系列电路作为实验用器件,采用单一+5V 作为供电电源。 数字IC器件有多种封装形式。为了教学实验方便,实验中所用的74系列器件封装选用双列直插式。图l是双列直插封装的正面示意图。双列直插封装有以下特点: 图1 双列直插式封装图 图2 PLCC封装图 1.从正面(上面)看,器件一端有一个半圆的缺口,这是正方向的标志。缺口左边的引脚号为 l , 引脚号按逆时针方向增加。图1中的数字表示引脚号。双列直插封装 IC 引脚数有 14、16 、20、24、28 等若干种。 2.双列直插器件有两列引脚。引脚之间的间距是 2.54 毫米。两列引脚之间的距离有宽(15.24 毫米)、窄(7.62 毫米)两种。两列引脚之间的距离能够少做改变,引脚间距不能改变。将器件插入实验台上的插座中去或者从插座中拔出时要小心,不要将器件引脚弄弯或折断。 3.74系列器件一般左下角的最后一个引脚是GND,右上角的引脚是Vcc。例如,14引脚器件引脚7是GND,引脚14是Vcc;20引脚器件引脚10是CND,引脚20是Vcc。但也有一些例外,例如16引脚的双JK触发器74LS76,引脚13(不是引脚 8)是GND,引脚5(不是引脚 16)是Vcc。所以使用集成电路器件时要先看清它的引脚图,找对电源和地,避免因接线错误造成器件损坏。 数字电路综合实验中,使用的复杂可编程逻辑器件 MACH4—64/32(或者 ISP1O16)是44引脚的PLCC ( Plastic Leaded chip Carrier)封装,图2是封装正面图。器件上的小圆圈指示引脚1 ,引脚号按逆时针方向增加,引脚2在引脚1的左边,引脚44在引脚1的右边。MACH 4—64/32电源引脚号、地引脚号与ISP1O16不同,千万不要插错PLCC插座。插PLCC器件时,器件的左上角(缺角)要对准插座的左上角。拔PLCC器件应使用专门的起拔器。 若集成芯片引脚上的功能标号为NC,则表示该引脚为空脚,与内部电路不连接。 实验台上的接线采用自锁紧插头、插孔(插座)。使用自锁紧插头、插孔接线时,首先把插头插进插孔中,然后将插头按顺时针方向轻轻一拧则锁紧。拔出插头时,首先按逆时针方向轻轻拧一下插头,使插头和插孔之间松开,然后将插头从插孔中拔出。不要使劲拔插头,以免损坏插头和连线 。 必须注意,不能带电插、拔器件。插、拔器件只能在关断+5V电源的情况下进行。 二、TTL集成电路使用规则 1、接插集成块时,要认清定位标记,不得插反。 2、电源电压使用范围为+4.5V~+5.5V之间,实验中要求使用Vcc=+5V。电源极性绝对不允许接错。 3、闲置输入端处理方法 (1) 悬空,相当于正逻辑“1”,对于一般小规模集成电路的数据输入端,实验时允许悬空处理。但易受外界干扰,导致电路的逻辑功能不正常。因此,对于接有长线的输入端,中规模以上的集成电路和使用集成电路较多的复杂电路,所有控制输入端必须按逻辑要求接入电路,不允许悬空。 (2) 直接接电源电压VCC(也可以串入一只1~10KΩ的固定电阻)或接至某一固定电压(+2.4≤V≤4.5V)的电源上, 或与输入端为接地的多余与非门的输出端相接。 (3) 若前级驱动能力允许,可以与使用的输入端并联。 4、输入端通过电阻接地,电阻值的大小将直接影响电路所处的状态。当R≤680Ω时,输入端相当于逻辑“0”;当R≥4.7 KΩ时,输入端相当于逻辑“1”。对于不同系列的器件,要求的阻值不同。

文档评论(0)

rewfdgd + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档