《用中规模组合逻辑器件设计组合逻辑电路》的实验报告.docxVIP

《用中规模组合逻辑器件设计组合逻辑电路》的实验报告.docx

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
实验六 用中规模组合逻辑器件设计组合逻辑电路 一、实验目的 1.学习中规模集成数据选择器的逻辑功能和使用方法。 2.学习使用中规模集成芯片实现多功能组合逻辑电路的方法。 二、设计任务 用数据选择器 74LS151 或 3/8 线译码器设计一个多功能组合逻辑电路。该电路具有两个 控制端 C1C0 ,控制着电路的功能,当 C1C0= 00 时,电路实现对输入的两个信号的或的功 能;当 C1C0= 01 时,电路实现对输入的两个信号的与的功能;当 C1C0=10 时,电路实现 对输入的两个信号的异或的功能;当 C1 C0= 11 时,电路实现对输入的两个信号的同或的 功能。 三、设计过程 ( 1)根据题意列出真值表如下所示,再填入卡诺图中。 C1 0 0 1 1 C0 0 1 0 1 A 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 B 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 Y 0 1 1 1 0 0 0 1 0 1 1 0 1 0 0 1 ( 2)、建立 Y( C、 C 、A 、 B)的卡诺图及降维图,如图所示。 1 0 AB 00 01 11 10 A0 1 1 0 C C 1 0 00 0 1 1 1 00 B 0 11 01 0 0 1 0 01 02 B3 11 1 0 1 0 11 B 6 B7 10 0 1 0 1 10 B 4 B 5 F 函数降维图(图中 变量 C1C0A 换成 C1C0B 结果不变) ( 3)、减少 Y 函数的输入变量,将 4 变量减为 3 变量,通过降维来实现。如上图所示。 这时,数据选择器的输入端 D0 ~ D 7 分别为: D0=B, D1=1, D2 =0, D3 =B, D 4 =B, D 5 = B , D 6 = B , D7 =B B6 B5 ( 4)、 F 函数逻辑图如下图所示 1 四、实验用仪器、仪表 数字电路实验箱、万用表、 74LS151、 74LS00。 五、实验步骤 1. 检查导线及器件好坏。 2. 按上图连接电路。 C1、C0、 A、 B 分别接逻辑开关,检查无误后接通电源。 3. 按真值表逐项进行测试并检查是否正确,如有故障设法排除。 4. 结果无误后记录数据后拆线并整理实验设备。 实验数据如下: C1 0 0 1 1 C 0 1 0 1 0 A 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 B 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 Y 0 1 1 1 0 0 0 1 0 1 1 0 1 0 0 1 实验证明,实验数据与设计值完全一致。设计正确。 六、 设计和实验过程的收获与体会。 1、设计过程的收获与体会: ① 设计前要将真值表列出。 ② 用低维数据选择器实现高维逻辑函数时, 首先要降维, 将多出的变量作为记图变量。 当需要降维处理时, 将谁作为记图变量是任意的, 但结果是不同的。因此要进行降维时,要 确定哪几个变量作为数据选择器的地址输入变量。 ③ 可用 Electronics Workbench 进行仿真。以验证设计正确与否。 2、实验过程的收获与体会: ① 74LS151 的第七脚 必须接低电平; ② 出现故障时,首先检查 地址输入端 的电平,看其状态是否与相接的逻辑电平开关相同。如不相符,则可能存在断路现象。如相同,则检查其输出是否与相应数据端输入相同, 如相同,可能存在设计错误,如不同,则可能器件已损坏。 ③ 实验逻辑电路图最好把集成块的引脚标上,以便接线和检查。 1、 用数据选择器 74LS151 或 3/8 线译码器设计一个多功能组合逻辑电路。该电路具有 2 两个控制端 C1C0,控制着电路的功能, 当 C1C0= 00 时,电路实现对输入的两个信号的 或的功能;当 C1C0= 01 时,电路实现对输入的两个信号的与的功能;当 C1C0=10 时, 电路实现对输入的两个信号的异或的功能;当 C1C0=11 时,电路实现对输入的两个 信号的同或的功能。 Y C1C0 ( A B) C1C0 ( A B) C1 C0 ( A B) C1C0 (A B) Y C1C0 A C1 C0 B( A A) C1C0 AB C1C0 AB C1 C0 AB C1C0 A B C1C0 A B Y C1C0 A C1 C0 AB C1 C0 AB C1C0 AB C1 C0 AB C1 C0 AB C1C0 A B C1C0 A B Y C1C0 AB C1C 0 A( B 1) C1C0 AB C1C0 AB C1C 0 AB C1C0 A B C1C0 A B 设 A 2=C1 A 1=C0 A 0=A ⊙ Y m 0 B m

文档评论(0)

zsmfjy + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档