微型计算机原理与接口技术:第7章 存储器.pptVIP

微型计算机原理与接口技术:第7章 存储器.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
【例6-1】设计一ROM扩展电路,容量为32K字,地址从00000H开始。EPROM芯片采用27256。 ? A19 A18 A17 A16 A15 A14 A13 A12 A11 A10 A9 A8 A7 A6 A5 A4 A3 A2 A1 A0 最小地址 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 最大地址 0 0 0 0 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 32K字EPROM的地址范围表 2.存储器接口分析 RAM接口电路 随机读写存储器在计算机系统中的功能主要是:存储程序、变量等。常用的有61和62系列SRAM芯片。 2.存储器接口分析 与ROM接口电路不同,CPU对RAM不仅要进行16位读操作,还要进行写操作。写操作有3种类型:写16位数据、写低8位数据和写高8位数据。 【例6-2】设计一RAM扩展电路,容量为32K字,地址从10000H开始。芯片采用62256。 ? A19 A18 A17 A16 A15 A14 A13 A12 A11 A10 A9 A8 A7 A6 A5 A4 A3 A2 A1 A0 最小地址 0 0 0 1 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 最大地址 0 0 0 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 32K字RAM的地址范围表 3.存储器系统设计举例 【例6-3】某8086系统工作于最小模式下的存储器系统如图6-17所示。图中8086CPU芯片上的地址、数据信号线经锁存、驱动后成为地址总线A19-A0、数据总线D15-D0。两片EEPROM为27256。两片RAM为62256。译码器74138担任片选译码。 【例6-4】 某8086系统工作于最大模式下的存储器系统如图6-18所示,图中8086CPU芯片上的地址、数据信号线经锁存、驱动后成为地址总线A19-A0、数据总线D15-D0。ROM是两片EPROM 27256。RAM是两片62256。译码器74138担任片选译码。 * 提问:1.访问的是存储器还是I/O;2.Y0-Y7的地址范围 存储芯片的字扩展 用8K×8bit的芯片扩展实现64KB存储器 64K*8 A0 ~ A15 D0 ~ D7 R/W CS 等效为 A0 ~ A12 R/W D0 ~ D7 ⑧ 64K*1 D0~7 ⑦ 64K*1 D0~7 ⑥ 64K*1 D0~7 ⑤ 64K*1 D0~7 ④ 64K*1 D0~7 ③ 64K*1 D0~7 ② 64K*1 D0~7 CS1 ① 8K*8 D0~7 CS 3-8译 码 器 Y0 Y1 Y7 … …… A13 A14 A15 进行字扩展时,模块中所有芯片的地址线、控制线和数据线互连形成整个模块的低位地址线、控制线和数据线 , CPU的高位地址线(扩展的字线)被用来译码以形成对各个芯片的选择线 —— 片选线 。 * /54 存储芯片的字、位同时扩展 用16K×4bit的芯片扩展实现64KB存储器 16K*4 16K*4 A0~ A13 R/W D0 ~D3 D4~ D7 2-4 译码器 A15 A14 CS 64K*8 A0 ~ A15 D0 ~ D7 R/W CS 等效为 16K*4 16K*4 16K*4 16K*4 16K*4 16K*4 首先对芯片分组进行位扩展,以实现按字节编址; 其次设计个芯片组的片选进行字扩展,以满足容量要求; * * /54 两级物理地址译码方案 读/写控制信号、数据宽度指示信号、传送方式指示信号,等 * * /54 7.4.2 存储器地址译码 存储单元的地址由片内地址信号线和片选信号线的状态共同决定。 常用的片选信号产生方法有以下三种: 全地址译码 部分地址译码 线选择译码 片选信号由地址线中所有不在存储器上的地址线译码产生,存储器芯片中的每一个存储单元只对应内存空间的一个地址 特点:寻址范围大,地址连续,不会发生因高位地址不确定而产生的地址重复现象 也称局部地址译码。片选信号不是由地址线中所有不在存储器上的地址线译码产生,而是只有部分高位地址线被送入译码电路产生片选信号。 特点:某些高位地址线被省略而不参加地址译码,简化了地址译码电路,但地址空间有重叠。 线选法是指高位地址线中的某一条作为存储器芯片的片选控制信号的译码方式。 优点:选择芯片不需要外加逻辑电路,译码线路简单。缺点:地址重叠区域多,适用于扩展容量较小的系统。

文档评论(0)

学习让人进步 + 关注
实名认证
文档贡献者

活到老,学到老!知识无价!

1亿VIP精品文档

相关文档