- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
一种多波束形成的判决环设计与fpga实现
数字通信系统的接收段是最重要的功能之一,它实际上是在有噪声干扰的情况下实时、准确地恢复波形。应用最大似然参数估计理论,是设计数字数据调制信号相干检测载波恢复算法的最有效方法,使似然函数最大化的过程即是去调制的过程
在接收机恢复载波的过程中,捕获时间和跟踪抖动是评估其性能的2个主要指标
首先给出基于判决反馈环的载波恢复系统模型和相位均方误差分析,为满足工程上对于信号处理速度和处理精度的要求,设计将应用FPGA实现,并以平方环和科斯塔斯环作为对比,对含噪频差信号的捕获时间和跟踪抖动进行仿真测试,结果表明判决反馈环的抗噪声性能有显著提升。
1 系统模型与跟踪性能的分析
1.1 df-l环系统的恢复
判决反馈环工作原理是首先对接收信号进行相干预解调,将解调出的信号抵消信号中的调制信息,由此得到误差电压来实现载波提取,并将所提取的载波提供给前面的相干解调使用。数字信号的载波恢复DFPLL环系统结构如图1所示。同相支路乘法器的输出信号在一个符号宽度T
设输入BPSK调制信号为s (t) =m (t) sin[ω
得到正交支路输出为
其中,K
环路滤波器具有低通特性,且通带很窄,因此相当于取出v
式 (4) 即为判决反馈环的鉴相特性,式中P
式中,erfc (·) 表示标准误差函数;E
1.2 道路锁定后跟踪摆动的分析
为研究抑制载波锁相环对频差信号的跟踪性能,本节讨论针对加性高斯白噪声对环路锁定后引起的跟踪抖动进行分析。定义B
假定环路噪声带宽恒定且环路滤波器为理想带通滤波器,不考虑位同步带来的跟踪抖动,二阶数字锁相环相位均方误差可以写成
ρ表示平方损失,在平方环与科斯塔斯环中可表示为ρ=1/[1+ (S/N
2 输入信号建模和模拟
2.1 .判决反馈环锁相特性
输入信号中心频率f
式中,
为克服解调端的相位翻转问题,采用DPSK信号对判决反馈环的锁相特性进行测试。通常输入信噪比大于8dB,才能满足一定的解调误码率要求 (理论上S/N
2.2 信号模型
在本实例中,信号调制选择升余弦滚降滤波器作为成形滤波器,其传递函数为
3 基于决定循环的波形恢复方案
3.1 环路滤波器频率函数
根据锁相环路数字化的要求,环路自然频率ω
另一方面需要考虑环路的噪声性能,通过非线性分析结果表明
显然,ω
由于接收信号是8bit量化后的二进制补码数据,所以首先设定本地NCO输出数据位宽与输入数据位宽相同为8bit,则相乘后的Z
对于环路滤波器的系统函数而言,极点的值决定了滤波器幅频响应的峰值点位置,而零点的值决定了滤波器幅频响应的谷值点位置,当ω
由此可以得出系统函数的极点为0.9792±0.0204i,在单位圆内,系统是稳定的。但是,由于NCO频率字位宽较小,此时NCO的频率分辨率即频率字调整步进为Δf=61.0352Hz,这样大的步进值会使得环路锁定后的稳态误差较大,严重影响环路的性能。
为了增加NCO的频率分辨率,需要增加NCO频率字的位宽。由于输入信号位宽由前端A/D采样决定,一般不做调整,一个可行的方案是通过增加NCO输出的数据位宽来达到增加NCO频率字位宽的目的。设置本地NCO核输出最大数据位宽16bit
3.2 同频共振下的积分运算
积分判决模块是判决反馈环中的核心功能部件,其主要完成同相支路的积分及抽样判决功能,以及正交支路的时延处理,并完成同相支路解调数据与正交支路数据乘法运算,产生v
根据输入信号产生模型,采样频率 (与系统时钟频率相同) 是基带信号调制数据速率的8倍,当位同步脉冲刚好与数据翻转时刻对齐时,为了完成一个调制周期内的积分运算,需要进行8个采样数据的累加运算,且可以保证积分运算均在一个调制周期内完成。然而一般而言,位同步环路与载波同步环路都是一个动态的稳定系统,环路锁定后会存在一定的稳态误差。因此,为保证每次积分运算在同一个码元周期内进行,可以取码同步脉冲后的第2~7 (共6个) 采样点的积分运算,前后留一个采样点的裕量,以增加环路稳定性。根据差分信号的特性,同相积分数据的符号位即为判决解调的结果,然后根据解调结果直接取正交支路数据或取反,作为环路滤波器的输入信号。
3.3 检测数据跳变沿设计
根据判决反馈环系统模型,在同相支路的积分及抽样判决时,需要获取位同步信息,以确保在同一码元周期内进行积分运算
采用一种超前-滞后型位同步环,其原理框图如图5所示,它主要由鉴相器、相位比较器、分频器及双相时钟组成。
FPGA从基带信号进行微分及整流处理提取过0信息,检测数据跳变沿的设计如图6。由于采用二进制补码数据,可以直接取解调后基带信息的符号位作为码元的起始相位信息,形成携带有码元起始相位信息的单bit数据流。将提取出的符号位送入触发器进行延时处理,其中触发器的时钟频率远高于码元数据速率,再
您可能关注的文档
最近下载
- UbuntuLinux操作系统第2版(微课版)钟小平课后习题答案.doc VIP
- 输电线路三跨的经验分享.ppt VIP
- 电动汽车分布式驱动系统动力学分析与优化设计.docx VIP
- 专题1.4数轴与动点经典题型(四大题型)(原卷版+解析).docx VIP
- 幼儿小蝌蚪找妈妈绘本ppt课件.pptx VIP
- 磷酸铁行业现状.docx VIP
- 马克思主义与社会科学方法论课后习题答案(2018版).pdf VIP
- 6.1 树立法治观念 统编版道德与法治八年级上.pptx VIP
- GB_T 43933-2024 金属矿土地复垦与生态修复技术规范.pdf VIP
- 车牌识别系统软件使用说明8.1软件基本设置.pdf VIP
原创力文档


文档评论(0)