- 0
- 0
- 约5.94千字
- 约 13页
- 2023-10-11 发布于湖北
- 举报
USB3.0等新的接口将会如何发展
PAGE6 / NUMPAGES13
数字电子技术实验
实验报告
学 校: 北京交通大学
专 业: 通信工程
班 级: 通信1103
学 生: 王 兴
学 号:
2013年12月11日 TOC \o 1-3 \h \z \u
目录
一、USB3.0 3
1.USB 3.0定义 3
2.USB 3.0标准的正式发布 3
3.USB 3.0工作原理和插座示意图 4
4.USB3.0技术解析 5
5.USB 3.0的主要规格 6
6.USB 3.0先进之处 6
7.支持USB 3.0的操作系统 7
8.USB3.0芯片开发实现方式 7
9.USB 3.0的应用 8
10.USB 3.0的发展 8
二、IEEE-1394接口及其发展 8
三、eSATA接口及其发展 9
四、感想 9
五、参考文献 10
数字电子技术实验
王兴(通信1103,学号
(北京交通大学,电子信息工程学院,北京:100044)
一、实验目的
1.掌握中频自动增益数字电路设计, 提高系统地构思问题和解决问题的能力。
2.通过自动增益数字电路实验, 系统地归纳用加法器、A/D和D/A转换电路设计加法、减法、乘法、除法和数字控制模块电路技术 。
3.培养通过现象分析电路结构特点,进而改善电路的能力。
2.基本要求
(1)用加法器实现2位乘法电路。
(2)用4位加法器实现可控累加/累减(加/减,-9到9,步长为3)电路,和最大为十进制数99。
(3)用4位移位寄存器实现可控乘/除法(2到8,步长为2n )电路。
3.发挥部分
(1)用D/AC0832实现8k~10k模拟信号和8位数字信号输入,模拟信号输出的可控乘/除法电路。
(2)设计一个电路,输入信号50mV到5V峰峰值,1KHZ~10KHZ的正弦波信号,输出信号为3到4V的同频率,不失真的正弦波信号。精度为8位,负载500Ω。
(3)发挥部分(2)中,若输出成为直流,电路如何更改。
二、设计方案及论证
1.任务分析
(1)2位乘法器
题目要求用加法器实现两位二进制乘法电路。首先设两位二进制数分别为A1A0和B1B0,乘法输出结果
S3
X
A
在此处键入公式。
B
A1B
A1B
S0=
S1=
S
S3=0
由此可见,以上逻辑方程中只有四个与项:A0B0、A1B0、A0B1、A
(2)可控累加/减法电路
根据题目要求可知,该题总的有三个要求:首先要能累加累减,其次是可以变换步长,最后要求加减范围是0—99。根据要求,该电路总的可以分为四个模块:加/减控制模块、步长控制模块、加减范围控制模块,还有锁存显示输出模块。
对于加减控制模块,有现成的四位加法器74LS283数字芯片,但是没有减法芯片可以使用。根据已学知识,可以将减法转换成加法来计算。其原理是,减去一个数可以看做是加上一个负数,于是加减法就全部统一成了加法。也就是说用加法芯片就可以实现减法。
对于步长控制模块,由于将减法转换成了加法,于是只需要设计一个3-6-9的序列发生器,然后用开关切换序列在3-6-9之间变换即可。
对于加减法范围控制模块,可以设计一个清零电路,当数累加到十进制的99时,利用清零电路将输出清零,重新从零开始相加。
对于锁存显示输出模块,由于要求的是累加,所以必须把前一个的加法结果送回加法器继续累加,并且还要将结果显示输出。
这几个模块合在一起就构成了一个完整的可控累加/减法电路。
(3)可控乘/除法电路
根据题目要求可知,该题总的有三个要求:首先要能可控乘除,其次是可以变换步长,最后要求加减范围是0—64。根据要求,该电路总的可以分为四个模块:乘除控制模块、步长控制模块、乘除范围控制模块,还有显示输出模块。
对于乘除控制模块,市场上没有现成的乘除法芯片可用,但是根据乘除法的定义,将一个二进制数左移可以实现乘法,右移可以实现除法。因此,只需要用移位寄存器就可以实现乘2-4-8,或者除2-4-8.。
对于步长控制模块,由于左移一位表示乘以2,右移一位表示除以2。那么乘4就相当于左移两位,乘8就等价于左移3位,除4、除8同理。但是移位寄存器在脉冲的作用下只能一位一位的移动,不能一次移动两位或者三位。因此,在步长控制方面就得使用锁存器在移动相应位数之后,再显示输出。这样就实现了乘除4、8等。
对于加减法范围控制模块,由于要求最大为64,那么二进制数至少得7位,于是可以选用两
原创力文档

文档评论(0)