高性能收发信机中逻辑控制部分的设计与实现.docVIP

高性能收发信机中逻辑控制部分的设计与实现.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
 高性能收发信机中逻辑控制部分的设计与 实现 房文雅,陶小峰** 5 10 15 20 25 30 35 40 (北京邮电大学通信与信息工程学院,北京 100876) 摘要:本文描述了宽带无线接入平台中高性能射频前端的设计与实现。射频前段时通用射频 仪器研发的瓶颈,其难度在于同时支持多制式、宽频段综合器模块和数字逻辑控制模块构成。 为支持多制式和基带处理之间的大量数据传输,需要有高速总线接口和灵活的控制与配置逻 辑,作者设计并实现了收发信机逻辑控制部分中 PCI 接口模块,高速串行通信 RocketIO 模 块和 FPGA 动态配置模块,最终为射频前段和基带板间提供了线速率 2Gbps 的 IO 数据传输链 路,为射频前端和主控系统提供了速率为 60MByte/s 的控制链路。 关键词:动态下载;PCI;FPGA 中图分类号:TB4 Design and Implementation of Logic Control Part In High-performance Transceiver Fang Wenya, Tao Xiaofeng (Information and Communication Engineering School,Beijing University of Posts and Telecommunications, Beijing 100876) Abstract: This thesis describes design and implementationa of high performance RF front-end in broadband wireless access platform, .The RF Universal Instrument hardware can be build up with RF modulator, broadband frequency synthesizer, RF system logic controller, baseband signal processor, center processor and PXI backplane. Transceiver RF subsystem hardware platform is a bottleneck of RF equipment which supporting high precision, large dynamic range and broadband RF spectrum. Transceiver logic control part is core of RF equipment, and is very important to realization, so the important work of this thesis.Author mainly design and implemente PCI bus interface, FPGA dynamic configuration and RocketIO high speed serial communication module. Provides transmission and control links with high throughput and low-latency. Load the program to FPGA danamiclly.The development work described for RF subsystem provides an important guarantee for success. Keywords: Dynamic Download; PCI; FPGA 0 引言 PXI 是 PCI 在仪器领域的扩展(PCI Extension for Instrumentation),其技术规范是 NI 公司于 1997 年 9 月 1 日推出的,现已有 60 多家联盟。PCI 局部总线可以在 33 MHZ 和 32 位数据通路的条件下达到峰值 132 Mb/s 的带宽,在 66 MHZ 和 64 位数据通路的条件下达到 峰值 528 Mb/s 的带宽[1]。本文介绍基于本文描述基于 PXI 模块化结构的射频收发机通信系 统。在该系统中射频前端需要支持 TD-SCDMA,WCDMA 和 GSM 等多种制式,而不同制 式下的采样率,工作频率,功率控制,信号滤波,内插,抽取等工作模式和参数都是变化的, 单个程序支持所有的功能,会耗费极大的逻辑资源,必须要采用资源非常丰富的 FPGA 芯片, 成本极高。考虑到不同模式并不需要同时工作,没有必要集成到一个程序中,浪费宝贵的

文档评论(0)

文档分享 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档