基于CPRI协议的FPGA高速数据传输模块设计与实现.pdfVIP

基于CPRI协议的FPGA高速数据传输模块设计与实现.pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
软件 2013 年第 34 卷 第 12 期 基于CPRI协议的FPGA高速数据传输模块设计与实现 1 2 1 1 1 王艳秋 ,李旭 ,高锦春 ,唐碧华 ,张洪光 (1. 北京邮电大学电子工程学院,北京 100876;2. 中国电信信息化部,北京 100032) 摘 要:随着通信技术不断发展,CPRI 协议作为无线基站的接口规范逐步完善,可支持的数据速率不断提高。本课题基于“新 一代宽带无线通信网”国家科技重大专项:TD-LTE 基站基带与射频模块间接口(Ir 接口)仿真与监测工具开发。本文为了测试基 带设备对 IQ 数据的处理能力,基于 FPGA 实现对用户数据(IQ 数据)的实时高速传输至上位机进行存储。通过比较现有高速数 据传输技术,提出采用分层化,模块化的设计思想,利用 FPGA 实现 UDP/IP 协议栈,通过千兆以太网传输至上位机。通过测试验证, 本模块可实现对 IQ 数据的实时高速传输,满足设计要求。 关键词:通信系统;IQ 数据;UDP/IP 协议栈;FPGA; 中图分类号:TP332 文献标识码:A DOI:10.3969/j.issn.1003-6970.2013.12.009 本文著录格式:[1] 王艳秋 , 李旭 , 高锦春 , 等 . 基于 CPRI 协议的 FPGA 高速数据传输模块设计与实现 [J]. 软件 ,2013,34(12): 36-40 CPRI Protocol Based FPGA High-speed Data Transmission Module Design and Implementation 1 2 1 1 1 WANG Yan-qiu ,LI Xu ,GAO Jin-chun ,TANG Bi-hua ,ZHANG Hong-guang 1(Beijing University of Posts and Telecommunications, Beijing 100876,China) 2(China Telecommunication information department, Beijing 100032,China) Abstract CPRI protocol as the communication technology unceasing development, gradually improve as a wireless base 【 】 station interface specification, can support data rate continuously improve. This topic is based on a new generation broadband wireless communication network national science and technology major projects: the td-scdma baseband and rf module LTE base station indirect mouth interface (Ir interface) simulation and monitoring tool development. In this paper, in order to test the baseband equipment of IQ data processing capabilities, based on the FPGA implementation of user data (IQ) of real-time transmission first place machine for storage at a high speed. By comparing the existing high speed data tra

文档评论(0)

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档