用于无线传感器网络的AES加密机的设计.docVIP

用于无线传感器网络的AES加密机的设计.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
用于无线传感器网络的AES加密机的设计

用于无线传感器网络的AES加密机的设计 摘 要 无线传感器网络(Wireless Sensor Network,WSN)能够广泛应用于军事、环境监测和预报、智能家居、安全监测等领域。高级加密标准AES(Advanced Encryption Standard)作为认证和加密的算法在无线传感器网络中被广泛采用。而AES加密系统作为传感器网络中的一部分,对芯片的面积、功耗等方面有较高的要求。因此,应用于无线传感器网络的AES加密机要求具备低成本的电路结构。 本文在分析了无线传感器网络的安全机制及AES算法的前提下,进行了AES加密机电路的小面积设计。文中针对设计要求使用复用技术——在加密模块采用了4个S盒代替了传统的16个S盒,大大减小了芯片面积。本文采用自底向上(DOWN -TOP)的设计方法,用Verilog HDL实现了AES加密机的前端设计,使用EDA工具进行了逻辑仿真和综合优化、布局布线以及后仿真,并实现了基于Altera芯片的验证。仿真和验证结果表明,该AES加密机的设计满足小面积的要求,能用于无线传感器网络。 关键词:无线传感器网络;AES;Verilog HDL;EDA 目 录 前言……………………………………………………………………1 1.概述…………………………………………………………………2 1.1课题研究背景和意义…………………………………………2 1.2高级加密算法AES……………………………………………3 1.3本论文研究内容及章节安排…………………………………4 2.无线传感器网络安全性分析………………………………………5 2.1无线传感器网络概述…………………………………………5 2.2无线传感器网络的特点………………………………………5 2.3无线传感器网络的安全目标…………………………………6 2.4适用于无线传感器网络的AES加密机设计…………………7 3.高级加密标准AES描述………………………………………9 3.1引言……………………………………………………………9 3.2 AES算法的数学基础………………………………………9 3.2.1有限域和有限域上的多项式…………………………………………………9 3.2.2有限域上的运算……………………………………………………………10 3.3符号和约定………………………………………………………12 3.4AES加密算法描述…………………………………………………14 3.4.1 S盒变化 SubBytes()………………………………………………………16 3.4.2行移位变换ShiftRows()………………………………………………19 3.4.3列混合变换MixColumns()…………………………………………………20 3.4.4轮密钥加变换AddRoundKey()………………………………………………21 3.4.5密钥扩展keyexpansion()……………………………………………………22 4. AES加密机设计……………………………………………………23 4.1功能模块划分……………………………………………………23 4.2各功能模块详细设计……………………………………………23 4.2.1密钥扩展顶层模块设计………………………………………………………23 4.2.2加密顶层模块的设计…………………………………………………………29 5.系统集成与调试…………………………………………………37 5.1Modelsim简单介绍………………………………………………37 5.2各模块功能仿真…………………………………………………37 5.2.1密钥扩展顶层模块功能仿真…………………………………………………38 5.2.2加密顶层模块功能仿真………………………………………………………40 5.2.3AES顶层模块功能仿真………………………………………………………42 6.基于FPGA的实现…………………………………………………44 6.1Quartus II简介……………………………………………………44 6.2 Cyclone器件6.3后仿真及FPGA验证………………………………………………46 6.3.1基于Quartus II的综合……………………………………………………46 6.3.2基于Modelsim的后仿真……………………………………………………47 6.3.3基于Altera-cyclone芯片的实现……………………………………………47 7.总结及日后工作……………………………………………………49 参考文献………………………………………………………………51 致谢……………………………………………………………………52

文档评论(0)

pangzilva + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档