信号完整性分析在雷达高度表硬件平台设计上的应用研究.pdfVIP

信号完整性分析在雷达高度表硬件平台设计上的应用研究.pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
信号完整性分析在雷达高度表 硬件平台设计上的应用 张海 徐晶 中国工程物理研究院电子工程研究所四川绵阳621900 频仝数字雷达系统方案,为了适应小型化的需求,采用了多层板设计技术,构筑了一个高速高密度的PCB 板作为通用的雷达收发平台.受时钟频率较高及布局布线密度很高等因素的制约,完全根据经验来完成 仝部设计的方法已难以满足实际设计的需求,这主要体现在信号完整性和电磁兼容性等方面,其中信号 完整性分析是确保印静3板功能的一十重要的技术手段,本文针时一个实际的例子,介绍了完成信号完整 性分析的过程和方法。’并且通过对结果的分析,得出了一些指导设计的原则. 关键词:信号完整性分析;雷达;高速高密度PCB;CADApplicationofSignal 一、引言 雷达高度裘是利用测量电磁波传输延迟时问的原理,来确定地球表面上空飞行器的高度。随着电子 技术、微波器件、集成电路、信号处理技术和电子计算机技术的发展,雷达高度表的应用也越来越广泛。 近十年来。国内外各种不同用途的新型雷达高度表已成功地被应用在轨道测量、弹道修正.卫星定位、 巡航制导、航天着陆、大地测量、海洋测绘和微波遥感等方面。雷达高度表可分为脉冲与连续波两大类, 在脉冲体制中,主要有普通脉冲雷达引信和脉冲多普勒雷达引信两种。前者可以提供非模糊的高度信息, 但不能直接提供速度信息;后者能提供模蝴的高度信息.也能提供速度信息。 图l给出一个中频以下收发组件的原理框图。在发射支路中,DSP首先按照需要生成数字基带信号, 经过FPGA的缓冲后进行数字上变频,最后经V/A变换成模拟信号.在接收支路中.中频回波首先经过A/D 转换成数字信号,然后经过数字下变频转换成数字基带信号,它携带着雷达高度表载体距地高度和对地 相对速度等信息,这样在OSP中就可以通过软件完成对所需信息的提取.在硬件方案中,DSP为TI的高 端芯片TMS320C6701,FPGA选用Xil 用ADI的AD6640,D/A选用ADI的AD9754。 团 DSP 图1中频信号处理组件框图 为了适应小型化的需求,采用了多层板设计技术。构筑了一个高速高密度的PCB板作为通用的雷达 收发平台.受时钟频率较高及布局布线密度很高等因素的制约,完全根据经验来完成全部设计的方法已 难以满足实际设计的需求,这主要体现在信号完整性和电磁兼容性等方面,其中信号完整性分析是确保 印制板功能的一个重要的技术手段。在PCB生产前和在PCB版图设计过程中,能够进行关键信号的完整 性分析仿真.以确认实际的版图设计是否符合预计的信号完整性要求。若仿真结果不能满足要求,则需 System 分析的软件。本文针对一个实际的例子,介绍了完成信号完整性分析的过程和方法,并且通过对结果的 分析,得出了一些指导设计的原则。 100 二、CADENCE PSD软件的工作原理 PSD(PCB SystemDesign)包含Concept,MixedSignal Simulation,Allegro EMC 接修改拓扑结构,然后直接映射回Allegro 示意框图如下: Allegro SPECCTRAQuest 图2 PSD设计原理框图 分析时主要是对建立了模型的器件和走线的电路进行仿真,通过加载不同信号,分析结果是否符合设计 要求。 在电子设计中已经有多种可以用于PCB板级信号完整性分析的模型。其中最为常用的有三种,分别是 字信号完整性分析的模型。现在由IBIS开放论坛管理,并且成为了正式的工业标准(EIA/ANSI656-A). I/O单元的内部设计和晶体管制造参数,因而得到了半导体厂商的欢迎和支持.现在各主要的数字集成 电路制造商都能够在提供芯片的同时提供相应的IBI

文档评论(0)

精品课件 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档