- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
课程设计报告模板
数字系统原理与设计课程设计报告
学院:电子信息学院专业:电子信息工程类:字母141名称:频率计设计名称:吕思萌学号:1411011001
卢思萌信1411011001频率计设计第-2-页共46页
课程名称学名主题主要内容:数字系统原理与设计课程设计卢思萌时间讲师2022-2022学年第二学期19-20周黄英辉频率计设计Verilog HDL数字频率计设计实现CPLD/FPGA数字频率计的生产主要任务:1)频率计采用三位数码管显示。2) 频率测量范围为1Hz~999hz,有溢出指示。3) 频率计有1~999hz和1~10kHz两个范围,由LED指示。4) 频率计可根据测试信号的频率自动切换量程。当频率小于1kHz时,系统选择1s的选通时间。当频率大于或等于1kHz时,在下一次测量中选择0.1s的选通时间。在完成基本要求的基础上,可以进一步增加功能,提高性能。
-2-
吕思孟欣1411011001频率计设计第3页,共46页
课程设计成绩评定
电子信息学院,电子信息工程学院,莘莘学堂141号,学生1411011001号,学生姓名卢思梦,导师黄颖慧,课程成绩完成日期:2022年6月29日
指导教师对学生在课程设计中的评价
学生在课程设计中表达创意的能力
优良中及格不及格指导教师对课程设计的评定意见
综合评分讲师签字(年月日)
-3-
吕思孟欣1411011001频率计设计第4页,共46页
基于veriloghdl数字频率计设计与实现
学生:吕思萌老师:黄英辉
摘要:在电子技术中,频率是最基本的参数之一,并且与许多电参量的测量
方案与测量结果密切相关,因此频率测量更为重要。测量频率的方法有很多。其中,电子计数器是频率测量的重要手段之一,具有精度高、使用方便、测量速度快、易于实现测量过程自动化等优点。测量电子计数器的频率有两种方法:一种是直接测频法,即测量被测信号在一定门时间内的脉冲数;第二种是间接测频法,如周期测频法。直接测频法适用于高频信号的测频,间接测频法适用于低频信号的测频。本文介绍了用Verilog HDL语言设计一种简单数字频率计的过程
关键词:周期;eda;veriloghdl;数字频率计;波形仿真
-4-
卢思萌信1411011001频率计设计第-5-页共46页
目录
1引言.........................................................-6-
1.1数字频率计概述-6-1.2频率测量的思路和方法-7-2 Verilog HDL简介-10-
2.1veriloghdl的简介......................................-10-3数字频率计系统框图..........................................-11-
3.1数字频率计系统框图-11-3.2数字频率计系统组件介绍-11-4基于Verilog HDL的数字频率计程序设计-12-
4.1数字频率计系统模块划分结构..............................-12-4.2计数模块counter........................................-13-4.3门控模块gate_control...................................-16-4.4分频模块fdiv...........................................-19-4.5寄存器模块flip_latch...................................-21-4.6多路选择模块data_mux...................................-23-4.7动态位选模块dispselect.................................-24-4.8bcd译码模块dispdecoder................................-26-4.9顶层电路top............................................-29-5总结........................................................-32-参考文献.......................................................-33-
文档评论(0)