- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第 10卷 第 2期 实验科学与技术 Vo1.1O No.2
2012年4月 ExperimentScienceandTechnology Apr.2012
基于 IPCore的数字 电路综合实验
刘 曦
(电子科技大学 电子工程学院,成都 610054)
摘要:目前 IPcore以及 IPcore的运用是行业技术发展的一大趋势。对EDA技术实验教学中的IPcore的综合运用进行了探
讨。所给出的例子都是利用Xilinx的ISE软件,在其FPGA(SPARTAN3AandSPARTAN3AN系列)芯片上实现了的。文中所
讨论的基本要点,对初学者如何理解设计重用和运用 IPcore来进行综合型实验设计是有所帮助的。
关 键 词:知识产权核;现场可编程门阵列;工程实践;能力培养;
中图分类号:TP399;G642.423;TN79 文献标志码 :A doi:10.3969/j.issn.1672—4550.2012.02.016
DigitalElectronicTechnologyExperimentBased on IP Core
LIU Xi
(SchoolofElectronicEngineering,UniversityofElectronicScienceandTechnologyofChina,Chengdu610054,China)
Abstract:Atpresent,IPcoreanditsexertionareimportantdevelopmenttrendinindustrytechnology.Thispaperdiscussedthecon—
prehensiveexe~ionofIPcoreintheexperimentteachingofEDA technoloyg.ThegivenexampleistheuseofXilinxISEsoftware,the
FPGA (SPARTAN3AandSPARTAN3ANSeries)chip.Thispaperdiscussedthebasicpoints,forbeginnerstounderstandhowtode—
signreuseanduseIPcoretocarryoutcomprehensiveexperimentdesignishelpfu1.
Keywords:IPcore;FPGA;engineeringpractice;abilitytraining
随着集成电路单位面积晶体管数量的激增 、人 Core,可以完全满足这一阶段的实验需求。笔者基
们对缩短设计周期的追求 以及 EDA技术的快速发 于Xilinx公司 ISE的IPCore,设计了一系列完全用
展,设计重用已经成为有效的应对方法 。设计从一 IPCore就能实现的数字电路综合实验 ,如流水灯、
定意义上讲将仅仅是各类再应用逻辑与 IPCore的 数字跑表、数字频率计、DDS信号源等,在实验
拼装,不但适合于 ASIC,也适合于可编程逻辑器 教学中与使用 VHDL或VerilogHDL的设计过程加
件 ,如 CPLD/FPGA。在 CPLD/FPGA 的设计过程 以比对 ,让学生充分领略了使用 IPCore具有的好
中。由于开发工具的通用性 、设计语言的标准化, 处:可以大大节省人力物力和开发时间并有利于设
设计过程几乎与所用器件的硬件结构无关,设计成 计复用。IPCore的引用 (通常又叫做例化)可以通
功的逻辑功能块也具有很好的兼容性和可移植性, 过两种方法完成,一种是通过 hdl的描述在文本编
从而使得产品设计效率大幅度提高。这些具有可再 辑器上进行;另一种是通过作图在电路图编辑器上
利用功能的逻辑功能模块都可 以成为 IPCore,因 进行。作图是一种更为传统的描述方法。由于作图
此 IPCore可以是算法核、加密核、微处理
文档评论(0)