- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于FPGADPSD算法实现新方法
基于FPGADPSD算法实现新方法
摘 要: 针对当前测井仪器接收电路多通道、小体积、低功耗、高效率的设计要求,提出了一种基于FPGA的DPSD算法实现新方法。该方法采用一种简化的正交DPSD处理方法,方便电路和算法的实现;串行ADC采样数据直接进入运算,无需串并转换,在节省FPGA引脚的同时保证了算法效率;用移位累加操作代替乘法操作,极大地降低了算法对FPGA逻辑资源的消耗。在具体FPGA器件上的实现结果表明,该方法能够在不影响算法效率的情况下减少对FPGA引脚占用和近一半的逻辑资源消耗,满足预先的设计要求。
关键词: 测井仪器; DPSD; FPGA资源消耗; 串行ADC; 移位累加
中图分类号: TN402?34 文献标识码: A 文章编号: 1004?373X(2015)16?0129?04
An new method for implementing of FPGA?based DPSD algorithm
WANG Hao, GUAN Guoyun, CHEN Xueying
(University of Electronic and Technology of China, Chengdu 610054, China)
Abstract: Aimed at the design requirements of multi?channel, small volume, low?power dissipation and high efficiency of the receiving circuits in logging instrument, an new method of implementing FPGA?based DPSD algorithm is proposed. A handling method of simplified orthorhombic DPSD algorithm is adopted in this method, which makes the implementation of circuit and algorithm easier. The serial ADC sampling data can be used in the operation directly and it is unnecessary to perform serial?parallel conversion, which guarantees the algorithm efficiency while taking less FPGA pins. The multiplication operation is replaced by the shift?accumulation operation, which greatly reduces the consumption of the logical resource in FPGA. The implementation result on a specific FPGA device shows that the method, keeping similar algorithm efficiency, can reduce the occupation of FPGA pins and save nearly half of the logical resource consumption, which satisfies the design requirements presented above.
Keywords: logging instrument; DPSD ; FPGA resource consumption; serial ADC; shift?accumulation
0 引 言
在医疗、军事、测井等诸多领域都需要对微弱信号进行测量[1?3]。对微弱信号测量的核心问题是在高噪声背景下,当待测信号有可能已被淹没在噪声中时,提取待测信号的幅度、相位等信息。以电法测井应用为例,测井仪器通常需要通过信号的激励发射、信号在地层中的响应、响应信号的检波接收等3个过程,完成对地层信息的初步采集。受限于地层响应的固有特性和仪器的发射功率,仪器接收到的响应信号往往十分微弱,有时甚至会低至几nV。此时,一般的检波方式难以精确提取接收信号中的幅度、相位等信息。
相敏检波利用互相关原理,能够十分有效地从噪声中提取出与参考信号具有相关性的待测信号的幅度和相位信息,同时忽略不相关的背景噪声的干扰[4]。数字相敏检波(DPSD)通过数字方式实现相敏检波,避免了由乘法器和积分器
您可能关注的文档
最近下载
- 造价咨询项目实施阶段全过程造价咨询服务方案造价咨询总体服务方案工作流程重难点分析造价偏差处理.doc VIP
- Three Times’ Beating Monster西游记三打白骨精英语剧本.doc VIP
- 2026国网山东省电力公司高校毕业生提前批招聘笔试模拟试题及答案解析.docx VIP
- 部编版小学四年级道德与法治上册第三单元测试卷(含答案).docx VIP
- 关爱留守儿童教案.pdf VIP
- 医院纪检干部培训课件.ppt VIP
- 教科版四年级上册科学第一单元测试卷(含答案).docx
- 北师大八年级上册生物全册新质教学课件(配2025年秋改版教材).pptx
- 学校传染病防控1案8制(疫情).doc VIP
- 电影剧本精选_灵魂拒葬.pdf VIP
文档评论(0)